dsp软件课程设计---fir滤波器设计

dsp软件课程设计---fir滤波器设计

ID:1480980

大小:612.00 KB

页数:19页

时间:2017-11-11

dsp软件课程设计---fir滤波器设计_第1页
dsp软件课程设计---fir滤波器设计_第2页
dsp软件课程设计---fir滤波器设计_第3页
dsp软件课程设计---fir滤波器设计_第4页
dsp软件课程设计---fir滤波器设计_第5页
资源描述:

《dsp软件课程设计---fir滤波器设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、目录第1章绪论..............................................11.1设计背景.............................................11.2设计要求.............................................11.3设计思路简介.........................................1第2章系统开发平台与环境.................................21.1CCS开发环境........

2、.................................22.2SEED-DEC2812开发实验箱..............................2第3章FIR滤波器设计过程...............................33.1FIR滤波器设计总框图.................................33.2FIR滤波器设计的原理.................................33.3 FIR滤波器的设计方法................................4第

3、4章系统软件设计.......................................54.1程序流程图...........................................54.2程序源代码...........................................6第5章系统仿真..........................................115.1仿真设置............................................115.2仿真图.............

4、.................................12第6章总结..............................................1618参考文献.................................................17第1章绪论1.1设计背景在信号处理中,滤波占有十分重要的地位。数字滤波是数字信号处理的基本方法。数字滤波与模拟滤波相比有很多优点,它除了可避免模拟滤波器固有的电压漂移、温度漂移和噪声等问题外,还能满足滤波器对幅度和相位的严格要求。低通有限冲激响应滤波器(低通F

5、IR滤波器)有其独特的优点,因为FIR系统只有零点,因此,系统总是稳定的,而且容易实现线性相位和允许实现多通道滤波器。DSP(数字信号处理器)与一般的微处理器相比有很大的区别,它所特有的系统结构、指令集合、数据流程方式为解决复杂的数字信号处理问题提供了便利,本文选用TMS320C54X作为DSP处理芯片,通过对其编程来实现FIR滤波器。对数字滤波器而言,从实现方法上,有FIR滤波器和无限冲激响应(IIR)滤波器之分。由于FIR滤波器只有零点,因此这一类系统不像IIR系统那样易取得比较好的通带与阻带衰减特性。但是FIR系统有自己突出的优点:①系统

6、总是稳定的;②易实现线性相位;③允许设计多通带(阻带)滤波器。其中后两项是IIR系统不易实现的。1.2设计要求利用C语言在CCS环境中编写一个FIR滤波器程序,并能利用已设计好的滤波器对常用信号进行滤波处理。1.3设计思路简介在TMS320C54x系统开发环境CCS(CodeComposerStudio)下对FIR滤波器的DSP实现原理进行讨论。利用C语言设计相应的滤波器,通过实验仿真,从输入信号和输出信号的时域和频域曲线可看出在DSP上实现的FIR滤波器能完成预定的滤波任务。18第2章系统开发平台与环境1.1CCS开发环境CCS提供了配置、建

7、立、调试、跟踪和分析程序的工具,它便于实时、嵌入式信号处理程序的编制和测试,它能够加速开发进程,提高工作效率。CCS提供了基本的代码生成工具,它们具有一系列的调试、分析能力。CCS支持如下图1.1所示的开发周期的所有阶段。图1.12.2SEED-DEC2812开发实验箱SEED-DECxxxx系列嵌入式DSP开发板本着模块化、总线型、开放式、系列化的设计思想,采用统一的系统结构、模块结构和机械结构,以多种典型DSP处理器构成具有标准总线和相同物理尺寸的高性能嵌入式DSP开发板。SEED-DEC2812嵌入式DSP开发板原理框图如图1.2所示:1

8、8图1.2第3章FIR滤波器设计过程3.1FIR滤波器设计总框图FIR滤波器设计总框图如图3.1所示18图3.1FIR滤波器设计总框图3.2FIR滤波

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。