《微机接口与原理技术》第5章 习题及参考解答

《微机接口与原理技术》第5章 习题及参考解答

ID:15662948

大小:38.00 KB

页数:3页

时间:2018-08-04

《微机接口与原理技术》第5章 习题及参考解答_第1页
《微机接口与原理技术》第5章 习题及参考解答_第2页
《微机接口与原理技术》第5章 习题及参考解答_第3页
资源描述:

《《微机接口与原理技术》第5章 习题及参考解答》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、第5章习题及参考解答1.计算机的存储器采用分级存储体系的主要目的是()。A.便于读写数据B.减小机箱的体积C.便于系统升级D.解决存储容量、价格和存取速度之间的矛盾解 D2.在多级存储体系中,Cache─主存结构的作用是解决()问题。A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配D.主存与CPU速度不匹配解 D3.下列因素中,与Cache的命中率无关的是()。A.主存的存取时间B.块的大小C.Cache的组织方式 D.Cache的容量解 A4.下列说法中不正确的是()。A.每个程序的虚地址空间可以远大于实地址空间,也可以远小于实地址空间B.多级存储体系由Cache

2、、主存和虚拟存储器构成C.Cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D.当Cache未命中时,CPU可以直接访问主存,而外存与CPU之间则没有直接通路解 B5.下列说法中正确的是()。A.虚拟存储器技术提高了计算机的速度B.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分C.主存都是由易失性的随机读写存储器构成的D.Cache的功能全部由硬件实现解 D6.在Cache的地址映射中,若主存中的任意一页均可映射到Cache内的任意一页的位置上,则这种方法称为()。A.全相联映射B.直接映射C.组相联映射D.混合映射解 A7.在计算机系统中,下列

3、部件都能够存储信息:①主存;②CPU内的通用寄存器;③Cachc;④磁带;⑤磁盘。按照CPU存取速度排列,由快至慢依次为()。其中,内存包括();属于外存的是();由半导体材料构成的是()。解 从快到慢依次为(②、③、①、⑤、④)。其中,内存包括(①和③);属于外存的是(④和⑤);由半导体材料构成的是(①、②、③)。8.什么是SRAM,DRAM,ROM,PROM,EPROM和FLASH?解易失性半导体存储器统称为RAM,它分为静态RAM(SRAM)和动态RAM(DRAM),用于在程序中保存需要动态改变的数据,或是需要动态加载的程序。非易失性半导体存储器称为ROM,其中PROM是可编程

4、ROM,EPROM是可擦除PROM(包括紫外线可擦除和电可擦除两种)。FLASH是一种可以电擦除的非易失性半导体存储器。9.存储器有哪些主要技术指标?这些指标是如何表示的?解 存储器的主要技术指标包括:·存取速度Tacc,以ns(纳秒)表示;·存储容量,以bit表示,或用Byte表示,如62256,256kbit,或8K×8bit;·存储器类别,用型号来区分。10.DRAM的存取时序和SRAM有何不同?其性能有何不同?解 SRAM的读写操作如下:首先在地址线上出现有效的地址,然后CS有效,最后根据OE或WE是否有效进行相应的读/写。而DRAM的读写操作如下:首先在地址线上出现有效的行

5、地址,然后RAS有效;经过一定时间之后,地址线上的行地址被撤除,改送列地址,而CAS变为有效;当行、列地址都被锁存到DRAM芯片内部的锁存器之后,即可根据OE或WE信号进行读/写操作。二者的不同在于DRAM芯片采用分时复用的方式传输地址,也即将地址分为行地址和列地址两部分分时在地址线上传送,这需要两个连续的时钟周期。SRAM的速度快、接口简单、读写操作简便,但存储容量较小、价格也比较高;而DRAM的存储密度较高、存储容量大,但接口较复杂,且需要定时刷新。11.DRAM为什么要刷新?刷新方式有几种?解 因为DRAM存储的信息会随时间而消失,所以需要刷新。刷新方式包括:·片外刷新(分散刷

6、新、集中刷新和异步刷新);·片内刷新。12.8086CPU与存储器连接时需要考虑哪几方面的因素?解 存储器接口设计需要考虑以下问题:(1)存储器容量;(2)存储空间的安排;(3)总线上的存储器存取信号及时序;(4)数据总线宽度等。15.用2114、6116和6264分别组成容量为64K×8的存储器,各需多少芯片?地址需要多少位作为片内地址选择线,多少位作为芯片选择线?解 2114是1K×4的SRAM芯片。需要64X2=128个芯片,地址需要10位作为片内地址选择线,6位作为芯片选择线。6116是2K×8的SRAM芯片,需要32个芯片,地址需要11位作为片内地址选择线,5位作为芯片选择

7、线。6264是8K×8的SRAM芯片,需要8个芯片,地址需要13位作为片内地址选择线,3位作为芯片选择线。16.设有一个具有24位地址和8位字长的存储器,问:(1)该存储器能够存储多少字节的信息?(2)如果该存储器由4M×1位的RAM芯片组成,需要多少片?(3)在此条件下,若数据总线为8位,需要多少位作芯片选择?解(1)16兆字节(2)需要4×8=32片(3)两位18.某计算机系统的内存储器由Cache和主存构成,Cache的存取周期为45ns,主存的存取

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。