电子日历课程设计

电子日历课程设计

ID:22371431

大小:106.50 KB

页数:7页

时间:2018-10-28

电子日历课程设计_第1页
电子日历课程设计_第2页
电子日历课程设计_第3页
电子日历课程设计_第4页
电子日历课程设计_第5页
资源描述:

《电子日历课程设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、目录一、简介..............................................................1二设计任务及具体要求.................................................1三、总体设计方案电路图................................................2四、整机电路图........................................................3五﹑器件清单.........

2、.................................................6六、测试结果记录......................................................6七、总结与体会..........................................................7一﹑简述数字电子钟是一种用数字显示秒﹑分﹑时﹑日的计时装置,与传统的机械钟相比,它具有走时准确,显示直观﹑无机械转动装置等优点,因而得到了广泛的应用。数字电子钟的电路组成方框图:

3、二﹑设计任务及具体要求用中小规模集成电路设计一台能显示时、分、秒的数字电子钟,要求如下:71.由晶振电路产生1Hz标准秒信号。2.秒分为00到59六十进制计数器。3.时间为00到23的24进制计数器。4周显示1到日为七进制计数器。5.可手动校时:能分别进行秒﹑分﹑日﹑时的校时。只要将装置手动位置,可分别对秒﹑分﹑日﹑时进行手动脉冲输入调整或连续脉冲输入的校正。6.整点报时。整点报时电路要求每天到达整点前鸣叫五次低音(500Hz)整点时再鸣叫一次高音(1000Hz)。三、总体设计方案方框图几部分电路设计图数字钟一般由振荡器、分频器、

4、计数器、译码器、显示器、较时电路、报时电路等部分组成,这些都是数字电路中应用最广的基本电路秒脉冲发生器:脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形分频获得1hz的秒脉冲。如晶振为32768hz通过15次二分频后可获的1hz的脉冲输出。振荡电路:主要用来产生时间标准信号,因为时钟的精度主要取决于时间标准信号的频率及稳定度,所以采用石英晶体振荡器。分频器:因为振荡器产生的标准信号频率很高,要是要得到“秒”信号,需一定级数的分频器进行分频。计数器:有了“秒”信号,则可以根据60秒

5、为1分,24小时为1天的进制,分别设定“时”、“分”、“秒”的计数器,分别为60进制,60进制,24进制计数器,并输出一分,一小时,一天的进位信号。译码显示:将“时”“分”“秒”7显示出来。将计数器输入状态,输入到译码器,产生驱动数码显示器信号,呈现出对应的进位数字字型。图11阴极七段数码管由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时。另外,计时过程要具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。为了使数字钟使用方便,在设计上使用了一个变压器和一个整

6、流桥来实现数字钟电能的输入,使得可以方便地直接插入220V的交流电就可以正常地使用了。四、整机电路图1、秒脉冲电路由晶振32768Hz经14分频器分频为2Hz,再经一次分频,即得到1Hz标准脉冲,供时钟计数器用。2、单次脉冲、连续脉冲这主要拱手动校时用。若开关K1打在单次端,要调整日、时、分、秒即可按单次脉冲进行校正3、秒﹑分﹑日﹑时计数器这一部分电路均使用中规模集成电路74LS161实现秒、分、时的计数,其中“秒”和“分”计数器应为六十进制,而“时”计数器应为二十四进制。7对于日计数器电路,它是由四个D触发器组成的,其中逻辑功能

7、满足了下表,即当计数器记到6后,再来一个脉冲,用7的瞬态讲Q4、Q3、Q2、Q1置数,即为“1000”,从而显示“日”(8)。4、译码、显示译码、显示很简单,采用共阴极LED数码管LC5011-11和译码器74LS248,当然也可用共阳极数码管和译码器。5、整点报时当计数器到整点的前6秒钟,此时应该准备报时。当分针到59分时,将分触发器QH置1,而等到秒针计数到54秒时,将秒触发器QL置1,然后通过QL与QH相与后再和1s标准秒信号相与而去控制低音喇叭鸣叫,直至59秒时,产生一个复位信号,使QL清0,停止低音鸣叫。当计时到分,秒从

8、59:59—00:00时,完成整点报时。同时6、鸣叫电路鸣叫电路由高、低两种频率通过或门去驱动一个三极管,带动喇叭鸣叫。1KHz和500KHz从晶振分频器近似获得。如CD4060分频器的输出端Q5和Q6.Q5输出频率为1024Hz,Q6输出频率为5

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。