可重用性验证ip设计技术研究

可重用性验证ip设计技术研究

ID:33660580

大小:1.83 MB

页数:69页

时间:2019-02-28

可重用性验证ip设计技术研究_第1页
可重用性验证ip设计技术研究_第2页
可重用性验证ip设计技术研究_第3页
可重用性验证ip设计技术研究_第4页
可重用性验证ip设计技术研究_第5页
资源描述:

《可重用性验证ip设计技术研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、分类号TN47密级YL219426重庆邮电大学硕士学位论文论文题目可重用性验证IP设计技术研究英文题目ResearchonDesigningReusable硕士研究生鲞担鲎指导教师堑主盟塾蕉塑建塞塾蕉学科专业焦量墨焦!垫熊墨论文提交日期2壁Q!生§旦论文答辩日期2QQ2生§旦论文评讶人蒸鉴蠡墼蕉丝高墨塑韭盔211[.堑盘苴高墨重廛坚垒盘茎答辩委员会主席丝建&塾撞熏廛竖垫盘茎2007年5月lO日重庆邮电大学硕士论文摘要在集成电路快速发展的趋势下,系统芯片逐渐成为现实。随着系统芯片的设计规模和复杂度的不断提升,其验证已

2、经成为了芯片设计中的瓶颈,大约占整个芯片设计的70%,甚至更多。因此在降低设计费用的同时,还要尽可能地降低验证费用。当今的系统芯片中,片上重用的IP模块数越来越多,如何快速的验证这些IP模块和整个系统已经成为系统芯片验证的难点和热点。首先,本文介绍了系统芯片验证所面临的问题和挑战,然后详细阐述了验证IP所基于的先进验证方法学:基于事务的验证和覆盖率驱动的可约束随机验证等。以此为基础,提出了一种新的自顶向下的可重用性验证IP设计方案,劳结合具体项目详细介绍采用这种方案设计的可重用性验证IP。设计出的验证IP为衡量整个

3、芯片验证的完整性提供了明确的指标,有一套完备的解决方案,并且跨越从架构建模到模块设计再到全系统芯片验证的整个验证过程。本论文主要的创新之处主要体现在以下两点:1)结合当今先进的验证技术,提出一种自顶向下的事务级验证IP设计方案:2)实现了ARM系统的通用测试平台设计和12C总线验证IP的设计。通过在实际项目中的应用与实践,新的验证IP设计方案采用了首先进行系统事务级,接着是模块级,最后是整个系统芯片级的验证设计流程。使大量的验证工作在硬件实现之前就已经做好,避免了以往经常存在的验证等待时间,使验证和设计真正地做到了

4、并行进行,有效地缩短了整个芯片设计验证的周期,加快了芯片的上市速度。关键词;验证IP,事务,覆盖率驱动重庆邮电大学硕士论文摘要AbstraetUnderthefastdevelopmenttendencyoftheintegratedcircuit,theSoCgraduallybecomesthereality.AlongwiththescaleandcomplexityoftheSoCdesignimprovingcontinuously,itsverificationhasalreadybecomethebo

5、ttleneckoftheentiredesignflow.Morethan70%ofdesigneffortisnowdedicatedtoverification.Thereforenotonlythedesignexpenseisreduced,butalsotheverificationexpensemustbereduced.NOWmoreandmorereuseIPmodulesareintegratedinSoC,howtoverifytheseIPmodulesandtheoverallsystem

6、fasthavealreadybeenthediffieultyandthehotspotoftheSoCverification.‘First,thequestionsandthechallengesoftheSoCverificationwereintroducedinthispaper,thentheVerificationMethodologyoftheverificationIPwaselaborateddetailly:theTransaction·BasedandtheCoverage—DrivenC

7、onstrained—RandomVerificationMethodology.AnewreusableverificationIPproposaldesignedfromthetopwasproposedinthispaper.Withtheactualproject,theauthorprovidesaplanandclearmetricsformeasuringcompletenessandacompliancesolutionandthatspansthefullverificationprocessfr

8、omarchitecturalmodelingtoblockdesignandontofullchip/systemverification.TherearetWOmaininnovationsinthispaper:1)Withthenowadaysadvancedverificationtechnology,anewplanoftheTransactio

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。