基于fpga边界扫描控制器设计 (1)

基于fpga边界扫描控制器设计 (1)

ID:33931378

大小:4.45 MB

页数:67页

时间:2019-03-01

基于fpga边界扫描控制器设计 (1)_第1页
基于fpga边界扫描控制器设计 (1)_第2页
基于fpga边界扫描控制器设计 (1)_第3页
基于fpga边界扫描控制器设计 (1)_第4页
基于fpga边界扫描控制器设计 (1)_第5页
资源描述:

《基于fpga边界扫描控制器设计 (1)》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、江苏大学硕士学位论文摘要随着印制电路板功能的日益增强,结构日趋复杂,系统中各个功能单元之间的连线间距越来越细密,基于探针的电路系统测试方法已经很难满足现在的测试需要。边界扫描测试(BST)技术通过将边界扫描寄存器单元安插在集成电路内部的每个引脚上,相当于设置了施加激励和观测响应的内建虚拟探头,通过该技术可以大大的提高数字系统的可观测性和可控性,降低测试难度。针对这种测试需求,本文给出了基于FPGA的边界扫描控制器设计方法。完整的边界扫描测试系统主要由测试控制部分和目标器件构成,其中测试控制部分由

2、测试图形、数据的生成与分析及边界扫描控制器两部分构成。而边界扫描控制器是整个系统的核心,它主要实现JTAG协议的自动转换,产生符合IEEE标准的边界扫描测试总线信号,而边界扫描测试系统工作性能主要取决与边界扫描控制器的工作效率。因此,设计一个能够快速、准确的完成JTAG协议转换,并且具有通用性的边界扫描控制器是本文的主要研究工作。本文首先从边界扫描技术的基本原理入手,分析边界扫描测试的物理基础、边界扫描的测试指令及与可测性设计相关的标准,提出了边界扫描控制器的总体设计方案。其次,采用模块化设计思

3、想、VHDL语言描述来完成要实现的边界扫描控制器的硬件设计。然后,利用自顶向下的验证方法,在对控制器内功能模块进行基于Testbench验证的基础上,利用嵌入式系统的设计思想,将所设计的边界扫描控制器集成到SOPC中,构成了基于SOPC的边界扫描测试系统。并且对SOPC系统进行软硬件协同仿真,实现对边界扫描控制器的功能验证后将其应用到实际的测试电路当中。最后,在基于SignalTapll硬件调试的基础上,软硬件结合对整个系统可行性进行了测试。从测试结果看,达到了预期的设计目标,该边界扫描控制器的

4、设计方案是J下确可行的。本文设计的边界扫描控制器具有自主知识产权,可以与其他处理器结合构成完整的边界扫描测试系统,并且为SOPC系统提供了一个很有实用价值的组件,具有很明显的现实意义。关键词:FPGA;IEEEll49.1标准;可测性设计;边界扫描控制器;SOPC江苏大学硕士学位论文AbstractWiththeprintedcircuitboardfunctionsandstructuresgraduallycomplicated,systemsconnectionsbetweenthevar

5、iousfunctionalunitsspacingmoredetailed,thetraditionalmethodbasedprobetestingmethodhasbeenverydifficulttomeettheneedsofthepresenttest.BoundarySCantest(BST)technologythroughplacestheboundarySCanregisterunitOilintegratedcircuitinterioreachpin,wasequalwi

6、ththehypothesizedprobeheadwhichhasexertedthedriveandobservedtheresponse,mightenhancethesystem’Sobservabilityandcontrollabilitythroughthistechnologyandreducethetestdifficulty.ThisarticledesignedtheboundarySCancontrollerbasedonFPGAforsuchtestdemands.Ac

7、ompleteboundary-scantestsystemmainlycontainedthetestpartandtargetdevice,includingtestpattern,datagenerationandboundary-scancontrollerofthetestpart.Theboundary-scancontrollerWasthecoreofthesystem,itwasmainlytoachievetheautomaticconversionofJTAGprotoco

8、landthenbroughtabouttheboundarySCantestbussignalstomeettheIEEEstandard.Boundaryscantestsystem’Sperformancemainlydependedontheefficiencyofboundary-scancontroller.Therefore,todesignaboundary-SCancontrollerwhichCancompleteconvertingJTAGprotocolaccuratel

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。