四位二进制加法计数器(缺0001001000110100)

四位二进制加法计数器(缺0001001000110100)

ID:41719503

大小:765.11 KB

页数:18页

时间:2019-08-30

四位二进制加法计数器(缺0001001000110100)_第1页
四位二进制加法计数器(缺0001001000110100)_第2页
四位二进制加法计数器(缺0001001000110100)_第3页
四位二进制加法计数器(缺0001001000110100)_第4页
四位二进制加法计数器(缺0001001000110100)_第5页
资源描述:

《四位二进制加法计数器(缺0001001000110100)》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、成绩评定表学生姓名班级学号专业通信工程课程设计题目四位二进制加计器评语组长签字:成绩日期20年刀日课程设计任务书学院信息科学与工程学院专业通信工程学生姓名班级学号课程设计题目四位二进制加法计数器(缺0001001000110100)实践教学要求与任务:1.了解数字系统设计方法。2.熟悉ISE仿真环境及VIIDL下载。3.熟悉Multisim仿真环境。4•设计实现四位二进制同步加法计数器(缺000100100011OlODo工作计划与进度安排:第一周熟悉Multisim环境及QuartusII环境,练习数字系统设计方法,包括采用触发器设计和超高速硬

2、件描述语言设计,体会自上而下、自下而上设计方法的优缺点。笫二周1.在1SE环境中仿真实现四位二进制同步加法计数器(缺0001001000110100)o2.在Multisim环境中仿真实现四位二进制同步加法计数器,缺(0001001000110100),并通过虚拟仪器验证其正确性。指导教师:201年月日专业负责人:201年月曰学院教学副院长:201年月曰摘要人们在日常的牛活,工作,学习等方面,到处都会遇到计数问题,离不开计数。木文主要针对的是四位二进制加法计数器的问题。按二进制递增规律来进行计数。我们通过学习与阅读更深一步了解了计数器的工作原理和

3、逻辑功能。木文采用VHDL硬件描述语言实现了四位二进制加法计数器(缺0001001000110100)的问题,采用QUARTUSII对加法计数器进行编译和仿真。关键词:四位二进制;加法计数器;VHDL;QUARTUSII。目录一•课程设计目的1二•课设题目实现框图1三•实现过程2VHDL的编译和仿真21.建立工程22.VHDL源程序53.编译及仿真过程64.引脚锁定及下载95.仿真结果分析11四•设计体会12五•参考文献13、课程设计目的1.熟悉掌握计数器的原理和功能;2.熟悉掌握QuartusII的使用方法,并用VHDL语言对计数器进行编译和仿

4、真;3.掌握实验箱的使用和程序的下载;4.掌握Multisim的使用方法并进行计数器的实现;二、课设题目实现框图状态转换图是描述时序电路的一种方法,具有形象育观的特点,即其把所用触发器的状态转换关系及转换条件用几何图形表示出来,十分清新,便于查看。在本课程设计中,四位二进制同步加法计数器用四个CP下降沿触发的JK触发器实现,其中有相应的跳变,即跳过了0001001000110100四个状态,这在状态转换图中可以清晰地显示出来。具体结构示意框图和状态转换图如下:CP四位二进制同步加法计数器输入加法计数脉冲输出进位信号A:结构示意框图0000——►0

5、101——0110——0111——►1000——10011111V1110——1101V1100V1011V1010缺(0001001000110100)B:状态图三、实现过程(VHDL的编译和仿真)1.建立工程创建一个工程,具体操作过程如下:(1)点击File->NewProjectWizard创建一个新工程,如图1-1;NewProjectWizard:IntroductionTheNewProjectWizardhelpsyoucreateanewprojectandpreliminaryprojectsettings,includingt

6、hefollowing:ProjectnameanddirectoryNameofthetop-leveldesignentityProjectfilesandlibrariesTargetdevicefamilyanddeviceEDAtoolsettingsYoucanchanciethesettinqsforanexistinqprojectandspecifyadditionalproject-wideseltinqswiththeSettingscommand(Assignmentsmenu).Youcanusethevariouspa

7、gesoftheSettingsdialogboxtoaddfunctionalitytotheproject

8、Next>FinishI取消(1)点击Next,为工程选择存储目录、工程名称、顶层实体名等,并点击Next,如图1-2;图1・2(2)点Next,进入设备选择对话框,如图1-3,这里选中实验箱的核心芯片CYCLONE系列FPGA产品EP1C6Q240C8;图1-3(1)点击Next,系统显示如图1・4,提示是否需耍其他EDA工具,这里不选任何其他工具;

9、Qnar一Xd-一…j厂~3M►S♦0加5I金C«t»Uu«MiarvdbyHwII

10、Mrhm«力11P1■*■E?V«1IT01',1图1・4(2)点击Next后,系统提示创建工程的各属性

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。