电子设计大赛论文报告

电子设计大赛论文报告

ID:44564378

大小:1.45 MB

页数:17页

时间:2019-10-23

电子设计大赛论文报告_第1页
电子设计大赛论文报告_第2页
电子设计大赛论文报告_第3页
电子设计大赛论文报告_第4页
电子设计大赛论文报告_第5页
资源描述:

《电子设计大赛论文报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、电子设计大赛论文目录(Directory)一.实验目的1二.实验内容1三.实验原理1四.实验过程21.DDS的设计32.AM的设计63.频率控制电路74.频率计的设计95.显示电路的设计106.总电路11五.实验结果12六.综合仿真15七.功能下载15八.功能改进15九.实验体会16附录:参考文献16一・实验目的(Purposeoftheexperiment)1.学习AM调制电路的基本原理。2.掌握基本DDS的AM调制电路的设计方法。二.实验内容(Contentoftneexperiment)本实验的内容是基于f

2、t接数字频率合成的方法來完成一个AM调制电路,并对所得的AM中相关的波的频率进行测量。利用Quaitus2⑶完成电路设计、仿真等工作,并进行硬件测试,通过示波器观察输出。三.实验原理(Principleoftheexperiment)1.基于直接数字频率合成基于直接数字频率合成器即DDS,可焰实现信号输出及信号频率、相位和幅度的控制。其基木原理如下图所示:正弦信号图1DDS原理框图虚线框中的加法器和寄存器实现累加器的功能,每来一个吋钟信号,加法器就将频率控制字C与寄存器的输出结果相加,相加的结果乂反馈送至寄存器的

3、数据输入端,以使加法器在下一个时钟脉冲的作用下与跑频率控制字相加。这样,累加器在时钟的控制下,不断的对频率控制字相加。ROM中存放所需输出波形的采样值。累加器的输出的数据作为波形存储器(ROM)的取样地址,Itl此对以把波形抽样值(二进制编码值)经査找表査出,完成扫描过程,再将输出的采样值输入到D/A⑵转换器哦中,将数字信号转化成模拟信号,完成从幅度到波形的转换。2.AM调制器在标准幅度调制器(AM)中,设载波信号为:Vc(t)=Vcm*,调制信号为:Vf(t)=VmCOSOt。则标准调幅波信号为:Vcm(l+m

4、ACOSOt)*COSWct(幅度调制公式)。其中:mA=Vm/Vcm被成为调制度,iba是条幅信号的一个重要参数,一般小于1,当大于1时会出现过调幅。山幅度调制公式可以得到实现AM电路的结构图如图所示:图2AM调制原理框图3.频率计为了测量载波以及调制波的频率人小,验证实验设计原理的正确性,进一步说明DDS数字频率合成器对于信号频率的良好的可调性,设计频率计。频率计的原理图如图所示:48MHZ的标准信号经过分频器后,图3频率计原理框图二.实验过程1.DDS的设计由图可知,实现DDS主要是要实现加法器,寄存器,R

5、OM,及D/A转换器,其中D/A转换器山专门芯片实现。本实验中DDS输出为止弦波,三角波以及方波,英中每一个波形进行采样时在一个周期取3600个采样点。a)累加器的实现由于ROM中存放3600个釆样数据,则要将所有的数据扫描一遍,要求累加器输出的数据至少12位,则加法器要为12位加法器。12位有无符号加法器ft]VHDL语言实现:libraryIEEE;useIEEE.std_logic_l164.allJEEE.numeric_std.all;entityAddsignedl2isport(A,B:instd_

6、logic_vector(11downto0);cin:instd_logic;sum:outs(d」ogic_vector(11downto0);cout:outstd^logic);endentityAddsignedl2;architecturesgnedofAddsignedl2issignalresult:signed(l2downto0);signalcaiTy:signed(12downto0);constiintzeros:signed(l1downto0):=(others=>,0,);begi

7、ncarry<=(zeros&cin);result<=(A(ll)&signed(A))+(B(1l)&signed(B))+cany;sum<=std_logic_vector(result(11downto0));cout<=result(12);endarcliitecturesgned;将VHDL语言实现的加法器进行仿真:符号数相加,设A为“100100000110”,晒-1785的补码,B为“000000000101”即为5的补码,仿真结果如图所示sum为"1001(X)001100”即为-178()

8、的补码。102ns209M30.9ni40020□As-r〕【叫786曲3□BS!〔i51^26aku227Ssums;1-1780图412位有符号加法器仿真波形图由此可见,有符号加法器是正确的。同样,寄存器也rhVHDL语言实现:libraryIEEE;useIEEE.std_logic_1164.all;entitymemeryisport(D:instd」ogic_

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。