HGTMS板卡上电时序控制及电压监控的实现.pdf

HGTMS板卡上电时序控制及电压监控的实现.pdf

ID:52473916

大小:959.49 KB

页数:3页

时间:2020-03-28

HGTMS板卡上电时序控制及电压监控的实现.pdf_第1页
HGTMS板卡上电时序控制及电压监控的实现.pdf_第2页
HGTMS板卡上电时序控制及电压监控的实现.pdf_第3页
资源描述:

《HGTMS板卡上电时序控制及电压监控的实现.pdf》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、学术探讨应用技术与研究2015年第5期HGTMS板卡上电时序控制及电压监控的实现许辉(瞬联软件科技(北京)有限公司上海分公司,上海200233)[摘要]HGTMS板卡需要用到多个复杂芯片,而每个芯片都有具体的上电时序。本文根据各上电时序要求,使用EPLDPOWR1220AT8控制各电源上电时序和电压值监控,从而保障板卡可以正常启动。本设计具有普遍性,在各种板卡设计中都可以使用。[关键词]POWR1220AT8;上电控制;电压监控;EPLD编程中图分类号:TP29文献标识码:A文章编号:1008-6609(2015)05-0050-02本设计中板卡的输

2、出共有5个Stage,每个stage之间根据SE1引言设计要求间隔为10ms,可以在编程中设定。Stage信号连接现阶段板卡开发所用到的芯片种类越来越多,板卡变得到电源芯片的使能管脚。更加复杂,所用的电压值越来越多,而各种芯片对上电时序都有自己的具体要求,否则芯片将出现异常现象甚至不能正表1板卡上电时序要求常工作。因此在设计过程中不光需要监控板卡的电压值,还必须注意各芯片的上电时序处理。SystemStageStage2Stage3StagStagePoweron1e452硬件电路设计DIGI_DIGI_CFP_NANO系列HGTMS板卡是OTN光传

3、输中用到的业务12V0V9_0V9_A1.8V1.2V3V3VDDVD板卡,主要实现100GOTU4/100GE业务在线路侧和客户侧PRE_3V33.3V1.0V1.5V的转发。使用的核心芯片和模块有POWERCPLD,CFP光模块,CFP4光模块,CPUP2040,DIGIPM5440,TOH/GLUEGEA(1.1VisRBOFPGA,SI5317PLL,PHY88E1111等。需要监控的电压值有2.5VpoweredbyX_1.5V)P12V,P3V3,P2V5,P1V8,P1V5,P1V2,P1V1,P1V0,P0V91V0等。在设计中我们还

4、加入了一个debugLED灯,当有一路或Lattice的POWR1220AT8集成了系统可编程逻辑和可编者多路电源输出电压不在规定的范围内时候,这个LED灯就程模拟功能,是通用的电源监视器,顺序和余量控制器,它提会被点亮,在串口无输出的时候,很方便地告诉使用者是否供12个单独的模拟输入通道,用来监视多达12个电源测试是有电源故障。EPLD的image是通过JTAG口进行加载并点,6路的数字信号输出监控,多达4个高压MOSFET驱动器保存到EPLDE2CMOSnon-volatilememory中,该image掉输出,4路嵌入式的独立可编程定时器tim

5、er,可以根据输入电不会丢失。管脚的电压自由设置电压监控范围margin,I2C访问接口动态监控各电压值,当输入电压不在设计范围时候,输出告警3逻辑编程设计信号和复位信号,让CPU处于复位状态。EPLD的image是通过lattice的开发工具PAC-Designer参考各个芯片的datasheet,根据CPU、DIGI、PHY芯片要6.25设计完成的,PAC-Designer工具套件能够为lattice混合求的上电时序得到powersequence如下:讯号组件提供设计和验证工具,提供更快速的板级电源管理DIGI:DIGI_0V9_VDD→DIGI

6、_0V9_AVD设计方案,包括了对所支持的组件进行设计、实现、仿真和程P2040:3.3V→1.0V→1.5V序设计的所需,使用者可以直接在Lattice官网下载安装。下PHY:3.3V→2.5V→1.5V→1.2V面将主要描述本设计的编程方法和过程:整理后可以得到满足板卡芯片poweron要求的表格。(1)首先在新建工程中选择本板卡用到的芯片类型——————————————作者简介:许辉,男,江苏徐州人,本科,研究方向:光网络和光接入产品硬件开发。-50-应用技术与研究学术探讨2015年第5期POWR1220AT8。II:电源监控设计(2)根据原理

7、图Schematic更新各个pin的网络名,使之与原理图一一对应,方便操作。步数时序指令输出注释(3)根据板卡要求配置12路模拟输入电源的监控范围,0BeginStartupSequenceChipreset范围应当满足芯片的供电要求,需参考各芯片的工作要求。PWR_测试灯点亮,输(4)配置输出芯片stage的控制源,本设计是通过PLD方OK=11WaitingforAGOOD出powerreset=PWR_式控制,故output选PLD方式。但是其他的设计者可以选择0RST=0通过I2CRegister方式控制芯片输出的状态。WaitforAll_

8、stage_on等待所有电源(5)各个输出控制源逻辑状态及输入电源监控编程。2ANDVMON_ALL_OK监

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。