IP设计与验证技术-讲义ppt课件.ppt

IP设计与验证技术-讲义ppt课件.ppt

ID:58539903

大小:8.04 MB

页数:223页

时间:2020-10-21

IP设计与验证技术-讲义ppt课件.ppt_第1页
IP设计与验证技术-讲义ppt课件.ppt_第2页
IP设计与验证技术-讲义ppt课件.ppt_第3页
IP设计与验证技术-讲义ppt课件.ppt_第4页
IP设计与验证技术-讲义ppt课件.ppt_第5页
资源描述:

《IP设计与验证技术-讲义ppt课件.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、IP设计与验证技术2019-2009秋学Agenda一、绪论二、总线技术三、APB总线和基于APB总线的IP设计四、Avalon总线和基于Avalon总线的IP设计2019-2009秋学第1章绪论一、Introduction二、IPReuse三、IPUsable2019-2009秋学年代201920192019201920192009工艺(nm)25018015013010070晶体管11M21M40M76M200M520M面积(mm2)300340385430520620时钟(MHz)750120014001600200

2、02500金属层66-7777-88-9电压(v)2.151.651.351.351.050.75线长(m)820148020002840514010000Buffers/片5k25k40k54k230k797k集成电路工艺的发展态势第1章绪论一、Introduction2019-2009秋学SystemOnaChipLogic(CPU,DSP)Memory(SRAM,ROM,EPROM,FeRAM,MRAM,DRAM)AnalogorMixedSignal(DAC,ADC)MEMSOptoelectronicFuncti

3、onSoC2019-2009秋学SoCexample:PDAControllerLCDMemoryVGAMemoryRAMDACPLLsAudioDACADCARM720TCorePiccoloDSPUARTsTimerIrDALCDControllerVGAControllerPCMCIARTCUSBPMUINTCSDRAMCtr’lDMAKBDBUSCtr’lTechnology:0.35um1P3MChipSize:9.37X9.37mm2ARM7201basedGateCount:500KgatesApplicat

4、ion:DataTerminals,PDA,CNS,WebPhone2019-2009秋学C1:由于芯片集成度指数级增长引起的复杂性----更多的器件----更大的功耗----异种器件、部件或电路的集成C2:由于特征尺寸指数级减小引起的复杂性----互连线延迟----耦合噪声-----EMIC3:嵌入处理器----软硬件协同设计----嵌入OS和应用软件More&morecomplexHWMorecomplexEmbeddedSWApplications设计复杂性C1xC2xC3SOC设计的复杂性2019-2009秋学S

5、ource:2019CollettInternationalResearch,Inc.Firstsiliconsuccess201920192019100%39%44%48%NorthAmericaRe-spinStatisticsSoC’sRequiringOneormorere-spins:61%WhyIsSoDifficultDesignSoC?2019-2009秋学OnekeytosuccessfulSoCdesignistohavealibraryofreusablecomponentsfromwhichtobu

6、ildthedesign.ReusableIP的必要性2019-2009秋学IPDefine:为满足TTM的要求SoC的设计要采用新的设计方法学来提高设计效率。目前多采用基于平台的设计方法,用已设计好的模块来集成,这些模块就称为IP(IntellectualProperty)核。IP的可用性IP的复用性2019-2009秋学By201980%ofaSoCWillConsistofPre-designedIPBlocksPredesignedBlocksasaPercentofSoCs50%80%95%20002019201

7、9Source:Dataquest,2000MostofthecircuitryinSoCs willbeacquired,notdesignedIn-houseIP3rdPartyIPCustomerDesignedUsing FoundationBuilding Blocks2019-2009秋学IP分类软核(SoftIP)软核以可综合的HDL的形式交付的,具有更灵活的优点和在性能(时序,面积,功耗)方面不可预测的缺点。软核增加了知识产权保护的风险,因为使用者需要RTL源代码。固核(FirmIP)硬核(HardIP)已

8、经进行了功耗,尺寸和性能的优化并映射到一个特定的工艺,通常以GDSII的形式交付。它们具有更可预测的优点,但是由于工艺相关性,因此有更少的灵活性和可移植性。因为版权保护并且不需要RTL代码,保护硬核的能力更好一些。2019-2009秋学IP来源来源一:芯片设计公司的自身积累传统Fabless设计公司在多

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。