veriloghdl基础实验可编程实验报告

veriloghdl基础实验可编程实验报告

ID:6724127

大小:177.38 KB

页数:12页

时间:2018-01-23

veriloghdl基础实验可编程实验报告_第1页
veriloghdl基础实验可编程实验报告_第2页
veriloghdl基础实验可编程实验报告_第3页
veriloghdl基础实验可编程实验报告_第4页
veriloghdl基础实验可编程实验报告_第5页
资源描述:

《veriloghdl基础实验可编程实验报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、可编程逻辑器件设计实验报告实验名称:第二部分:VerilogHDL基础实验实验目的:掌握QuartusII软件的基本使用方法,完成基本时序电路设计实验时间:2014年06月19日地点:803实验室学生姓名:学号:实验名称:简单D触发器实验一  简单D触发器1、实验步骤(1)创建工程启动NewProjectWizard,创建一个工程。(2)创建文件选择菜单File—>New—>VerilogHDLFile,创建一个VerilogHDL文件,在VerilogHDL文件中编写能够完成实验功能的VerilogHDL代码。(3)编译工程选择菜单Processing—>

2、StartCompilation,或者单击按钮。(4)观察RTL视图选择菜单Tools—>NetlistViewers—>RTLViewer即可生成RTL视图。(5)仿真1).创建VWF文件选择菜单File—>New—>VectorWaveformFile2).设定“EndTime”选择菜单EditFile—>EndTime,在弹出的对话框中将Time设置为20us。3).在VWF文件中输入信号节点选择菜单View—>UtilityWindows—>NodeFinder,在出现的对话框中将Filter框中设置为Pins:all,再单击List按钮,从端口列表

3、中选择需要观察的并拖到波形编辑窗口中。4).编辑输入信号波形5).观察仿真结果选择菜单Processing—>StartSimulation,或者单击按钮,观察输出波形。2.VerilogHDL代码module_DFF(clk,d,q);inputclk,d;outputq;regq;always@(posedgeclk)beginq<=d;endendmodule3.RTL视图-12-4.仿真波形实验二  同步置数的D触发器1.实验步骤(1)创建工程启动NewProjectWizard,创建一个工程。(2)创建文件选择菜单File—>New—>Verilo

4、gHDLFile,创建一个VerilogHDL文件,在VerilogHDL文件中编写能够完成实验功能的VerilogHDL代码。(3)编译工程选择菜单Processing—>StartCompilation,或者单击按钮。(4)观察RTL视图选择菜单Tools—>NetlistViewers—>RTLViewer即可生成RTL视图。(5)仿真1).创建VWF文件选择菜单File—>New—>VectorWaveformFile2).设定“EndTime”选择菜单EditFile—>EndTime,在弹出的对话框中将Time设置为20us。3).在VWF文件中

5、输入信号节点选择菜单View—>UtilityWindows—>NodeFinder,在出现的对话框中将Filter框中设置为Pins:all,再单击List按钮,从端口列表中选择需要观察的并拖到波形编辑窗口中。4).编辑输入信号波形5).观察仿真结果选择菜单Processing—>StartSimulation,或者单击按钮,观察输出波形。2.VerilogHDL代码moduletbu(clk,d,load,q);inputclk,d,load;outputq;regq;-12-always@(posedgeclk)beginif(!load)q<=1;e

6、lseq<=d;endendmodule3.RTL视图4.仿真结果实验三  同步置数异步清零的D触发器1.实验步骤(1)创建工程启动NewProjectWizard,创建一个工程。(2)创建文件选择菜单File—>New—>VerilogHDLFile,创建一个VerilogHDL文件,在VerilogHDL文件中编写能够完成实验功能的VerilogHDL代码。(3)编译工程选择菜单Processing—>StartCompilation,或者单击按钮。(4)观察RTL视图选择菜单Tools—>NetlistViewers—>RTLViewer即可生成RTL

7、视图。(5)仿真1).创建VWF文件选择菜单File—>New—>VectorWaveformFile2).设定“EndTime”选择菜单EditFile—>EndTime,在弹出的对话框中将Time设置为20us。-12-3).在VWF文件中输入信号节点选择菜单View—>UtilityWindows—>NodeFinder,在出现的对话框中将Filter框中设置为Pins:all,再单击List按钮,从端口列表中选择需要观察的并拖到波形编辑窗口中。4).编辑输入信号波形5).观察仿真结果选择菜单Processing—>StartSimulation,或者

8、单击按钮,观察输出波形。2.VerilogHDL代码

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。