EDA实验报告

EDA实验报告

ID:69072038

大小:657.50 KB

页数:29页

时间:2021-11-18

EDA实验报告_第1页
EDA实验报告_第2页
EDA实验报告_第3页
EDA实验报告_第4页
EDA实验报告_第5页
EDA实验报告_第6页
EDA实验报告_第7页
EDA实验报告_第8页
EDA实验报告_第9页
EDA实验报告_第10页
资源描述:

《EDA实验报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、.-实验一:QUARTUSII软件使用及组合电路设计仿真..word.zl-.-实验目的:学习QUARTUSII软件的使用,掌握软件工程的建立,VHDL源文件的设计和波形仿真等基本内容。实验内容:1.四选一多路选择器的设计基本功能及原理:..word.zl-.-选择器常用于信号的切换,四选一选择器常用于信号的切换,四选一选择器可以用于4路信号的切换。四选一选择器有四个输入端a,b,c,d,两个信号选择端s(0)和s(1)及一个信号输出端y。当s输入不同的选择信号时,就可以使a,b,c,d中某一个相应的输入信号与输出y端接通。逻辑符号如下:程序设计:..word.zl-.-软件编译:在编辑器

2、中输入并保存了以上四选一选择器的VHDL源程序后就可以对它进行编译了,编译的最终目的是为了生成可以进行仿真、定时分析及下载到可编程器件的相关文件。仿真分析:仿真结果如下图所示..word.zl-.-分析:由仿真图可以得到以下结论:当s=0(00)时y=a;当s=1(01)时y=b;当s=2(10)时y=c;当s=3(11)时y=d。符合我们最开始设想的功能设计,这说明源程序正确。2.七段译码器程序设计基本功能及原理:七段译码器是用来显示数字的,7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出

3、表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。输出信号的7位分别接到数码管的7个段,本实验中用的数码管为共阳极的,接有低电平的段发亮。数码管的图形如下七段译码器的逻辑符号:..word.zl-.-程序设计:软件编译:在编辑器中输入并保存了以上七段译码器的VHDL源程序后就可以对它进行编译了,编译的最终目的是为了生成可以进行仿真、定时分析及下载到可编程器件的相关文件。..word.zl-.-仿真分析:仿真结果如下图所示:分析:由仿真的结果可以得到以下结论:当a=0(0000)时led7=10000

4、00此时数码管显示0;当a=1(0001)时led7=1111001此时数码管显示1;当a=2(0010)时led7=0100100此时数码管显示2;当a=3(0011)时led7=0110000此时数码管显示3;当a=4(0100)时led7=0011001此时数码管显示4;当a=5(0101)时led7=0010010此时数码管显示5;当a=6(0110)时led7=0000010此时数码管显示6;当a=7(0111)时led7=1111000此时数码管显示7;当a=8(1000)时led7=0000000此时数码管显示8;当a=9(1001)时led7=0010000此时数码管显示9

5、;..word.zl-.-当a=10(1010)时led7=0001000此时数码管显示A;当a=11(1011)时led7=0000011此时数码管显示B;当a=12(1100)时led7=1000110此时数码管显示C;当a=13(1101)时led7=0100001此时数码管显示D;当a=14(1110)时led7=0000110此时数码管显示E;当a=15(1111)时led7=0001110此时数码管显示F;这完全符合我们最开始的功能设计,所以可以说明源VHDL程序是正确的。实验心得:通过这次实验,我基本掌握了QUARTUSII软件的使用,也掌握了软件工程的建立,VHDL源文件的

6、设计和波形仿真等基本内容。在实验中,我发现EDA这门课十分有趣,从一个器件的功能设计到程序设计,再到编译成功,最后得到仿真的结果,这其中的每一步都需要认真分析,一遍又一遍的编译,修改。当然,中间出现过错误,但我依然不放弃,一点一点的修改,验证,最终终于出现了正确的仿真结果,虽然有一些毛刺,但是总的来说,不影响整体的结果。..word.zl-.-实验二:计数器设计与显示..word.zl-.-实验目的:(1)熟悉利用QUARTUSII中的原理图输入法设计组合电路,掌握层次化的设计方法;..word.zl-.-(2)学习计数器设计,多层次设计方法和总线数据输入方式的仿真,并进行电路板下载演示验

7、证。实验内容:1.完成计数器设计基本功能及原理:本实验要设计一个含有异步清零和计数使能的4位二进制加减可控计数器,即有一个清零端和使能端,当清零端为1时异步清零,即所有输出值都为0,当使能端为0时,计数器停止工作,当使能端为1时,正常工作,由时钟控制。另外,还应该有一个控制端,当控制端为0时,进行减法运算,当控制端为1时,进行加法运算。输出端有输出值和进位端,当进行加法运算时,输出值递增,当减法运算时,输出值递减,同时进

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。