一种在电路soc验证接口设计方法研究

一种在电路soc验证接口设计方法研究

ID:15607371

大小:32.00 KB

页数:12页

时间:2018-08-04

 一种在电路soc验证接口设计方法研究_第1页
 一种在电路soc验证接口设计方法研究_第2页
 一种在电路soc验证接口设计方法研究_第3页
 一种在电路soc验证接口设计方法研究_第4页
 一种在电路soc验证接口设计方法研究_第5页
资源描述:

《 一种在电路soc验证接口设计方法研究》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究一种在电路SOC验证接口设计方法研究68微电子学与计算机2005年第22卷第9期一种在电路SOC验证接口设计方法研究王中伟张盛兵沈戈赵勇(西北工业大学航空微电子中心,陕西西安710072)摘要:SoC已经成为嵌入式系统设计中的关键器件,验证又是SoC设计的关键环节,占用SoC设计过程中60%以上的时间专用

2、测试设备及JTAG接口等主流SoC验证手段不便于SoC在系统联调时的验证.本文介绍了一种在电路SoC验证接口的设计方法.这种验证方法弥补了主流SoC验证方法在系统验证的不足,提高了SoC验证的效率.关键词:在电路.SoC,验证.在系统中图法分类号:TP26文献标识码:A文章编号:1000—7180(2005)09—068—03ResearchofOneInCircuitSOCVerificationInterfaceDesignWANGZhong—wei,ZHANGSheng—bing,SHENGe,ZHA0Yong(AviationMicroelectronicCenter,North

3、westernPolytechnicUniversity,Xi’an710072China)Abstract:SoChasbeenthekeycomponentinembeddedsystemdesign,andthekeystepofSoCdesignisverificationwhichengrossesmorethan60percentstimeduringSoCdesign.UsingdefinitepurposetestequipmentandJTAGinterfaceectwhicharemainSoCverificationmeansweredeficiencywhenSo

4、Cinsystemcoupletverification.WeintroducedoneincircuitSoCverificationinterfacedesignmethod.ThisverificationmethodfetchupthedeficiencyofthemainSoCverificationmethodinSoCverification.andenhancetheefficiencyofSoCverification.Keywords:Incircuit.SoC.Verification.Insysteml引言嵌入式系统的发展已经从单板嵌入式系统发展为更小的嵌入式系统

5、芯片因此SoC系统芯片就成为嵌入式系统设计过程中的关键器件.而验证环节占要用SoC设计过程中60%以上的时间.在单独的SoC验证时可以利用专用测试设备和JTAG接口等手段,但是在与系统联调特别是调试移动系统时.专用测试设备和JTAG接口等测试验证手段就不方便使用.本文将针对这一问题给出一种便于系统在电路SoC验证接口实现方法2使用逻辑分析仪进行SoC验证逻辑分析仪是专用的数字逻辑设计测试设备.图1是逻辑分析仪模块获取及存储数据的框图.需要测试信号由Probe通道引入到比较器compara.Datafrom慝谣’votage…………………Internal(asynchronous)orEx

6、ternaI(synchr0n0us)图1逻辑分析仪模块获取及存贮数据的框图收稿日期:2004—12—31tor.在比较器中与设定的阈值电压Thresholdvolt.age进行比较.输出逻辑电平1或0送人采样器.采样器按照输入的时钟频率对输入信号进行采样.采样信号分两路输出.一路输出到存储模块memory.另一路输出到触发模块Trigger.Trigger模块比较输入的采样数据与设置的触发条件.在触发条件满足之前.存储器按照设定的存储比例存储最新采样到的信号值.触发条件满足后.将采样到的信号填充到存储器预留部分.存储器填充完成后,停止采样并输出采样信号的波形.图1虚线框中的部分是用软件

7、实现的逻辑分析仪模块获取及存贮数据的框图.可以看出软逻辑分析仪和逻辑分析仪获取及存储数据的原理是相同的.需要注意的是,用软件实现时采样时钟来自SoC的内部.且是同步采样.软件逻辑分析仪采样的数据存储在FPGA的RAM块中.一般要通过JTAG接口将采样到的数据传送到PC机中.用逻辑分析仪进行SoC调试的方法测试精度高:触发方式灵活.可以支持多通道的逻辑组合触发及多级按顺序触发:有灵活直观的显示方式.如可以将实时采集的数据存人存储器后读

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。