数字电路课程设计报告

数字电路课程设计报告

ID:19349274

大小:15.61 KB

页数:6页

时间:2018-10-01

数字电路课程设计报告_第1页
数字电路课程设计报告_第2页
数字电路课程设计报告_第3页
数字电路课程设计报告_第4页
数字电路课程设计报告_第5页
资源描述:

《数字电路课程设计报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电路课程设计报告  导语:真正的知识来自内心,而不是得自别人的传授。同时,唯有出自内心的知识,才能使人拥有真正的智慧。以下小编为大家介绍数字电路课程设计报告文章,欢迎大家阅读参考!  数字电路课程设计报告  设计题目:数字电子钟逻辑电路专业班级:自动化112班学生姓名:xx学号:xx指导教师:xx设计时间:xx  教师评语:成绩评阅教师日期  所谓数字钟,是指利用电子电路构成的计时器。相对机械钟而言,数字钟能实现准确计时,并显示时、分、秒,而且可以方便准确的对时间进行调节。在此基础上,还可以实现整点报时的功能。因此,数字钟的应用十分广泛。我们要通过这次的课程

2、设计掌握数字钟的原理,学会设计简单的数字钟。  用中小规模集成电路设计一台能显示时、分、秒24时制地的数字电子钟,具体要求如下:  时为00-23二十四进制计数器;秒、分为00-59六十进制计数器;  整点报时,整点报时电路要求在每个整点前鸣叫五次低音,整点时再鸣叫一次高音。  数字电子钟所采用的是十六进制计数器74LS161和十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制。秒的个位,需要10进制计数器,十位需6进制计数器。秒部分设计与分钟的设计完全相同;时部分的设计为当时钟计数到24时,使计数器的小时部分清零,从而实现整体循环计时的

3、功能。  (1)数字电子技术实验系统箱,(2)直流稳压电源,  (3)集成芯片:74LS1612个、74LS1604个、74LS002个、74LS201个。(4)喇叭,1/4W、8Ω。  计数部分:利用74LS161芯片,74LS160芯片和74LS00芯片组成的计数器,它们采用异步连接,利用外接标准1Hz脉冲信号进行计数。  1.显示部分:将两片74LS161芯片和四片74LS60的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数显示时间。(一)设计步骤及方法  所有74LS161芯片和74LS160的16脚接5V电源(置为1),3脚、4脚、5

4、脚、6脚和8脚接地。74LS00芯片的14脚接5V电源,7接地。1.秒设计  秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:利用十进制计数器74LS160和与非门74LS00在面包板上设计10进制计数器显示秒的个位。计数器的1脚接高电平,7脚及10脚接1。因为7脚和10脚同时为1时计数器处于计数工作状态.秒的个位和十位的2脚相接从而实现同步工作,15脚接十位的7脚和10脚。个位计数器由Q3Q2Q1Q02增加到2时产生进位,并十位部计数器的2脚脉冲输入端CP,从而实现10进制计数和进位

5、功能。利用74LS161和74LS00在面包板上设计6进制计数器显示秒的十位:7脚和10脚接各位计数器的15脚,当个位计数器由Q3Q2Q1Q02增加到2时产生进位,并十位部分开始计数,通过74LS00对Q2Q1与非接入74LS161的1脚清零端和分个位计数器的2脚脉冲输入端CP,从而实现6进制计数器和进位功能。2.分钟的设计  分钟个位部分逢十进一,十位部分逢六进一,从而共同完成60进制计数器。当计数到59时重新开始计数。利用74LS160和74LS00设计10进制计数器显示分的个位:1脚,7脚和10接高电平,15脚接十位计数  器的7脚和10脚。当个位计数器由

6、Q3Q2Q1Q02增加到2时产生进位,十位计数器和各位计数器的2脚相接从而实现同步工作。并将计数器的2脚脉冲输入端,从而实现10进制计数器和进位功能。利用74LS161和74LS00在面包板上设计6进制计数器显示分的十位:当由Q3Q2Q1Q02增加到2时,通过74LS00对Q2Q1与非接入74LS161的1脚清零端和小时的个位计数器的2脚脉冲输入端,从而实现6进制计数器和进位功能。3.小时的设计  小时部分具体设计如图示:  利用74LS160和74LS00设计10进制计数器显示小时的个位:7脚和10脚接高电平。15脚接入十位计数器的7脚和10脚,个位计数器和十

7、位计数器的2脚相接从而实现同步工作方式。小时十位计数器的2脚脉冲输入端,从而实现10进制计数器和进位功能。利用74LS161和74LS00在面包板上设计计数器显示分钟的十位:当十位计数器由Q3Q2Q1Q02增加到2并且个位计数器Q3Q2Q1Q0由2增加到2时,通过74LS00对十位计数器的Q1和个位计数器Q2与非,分别接入十位和个位的74LS161的1脚清零端,从而共同完成24进制计数器并清零。  七、电路总体说明;通过外接时钟脉冲CP的作用下,秒的个位加法计数器;八、实验问题小结;1.实验室缺少芯片解;2.进行试验时秒个位计数器完成一次循环之后没有进;解决问题

8、:秒的个位和十位的2脚没

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。