Xilinx 7系列FPGA使用之CLB探索(一).doc

Xilinx 7系列FPGA使用之CLB探索(一).doc

ID:27501871

大小:235.00 KB

页数:7页

时间:2018-12-04

Xilinx 7系列FPGA使用之CLB探索(一).doc_第1页
Xilinx 7系列FPGA使用之CLB探索(一).doc_第2页
Xilinx 7系列FPGA使用之CLB探索(一).doc_第3页
Xilinx 7系列FPGA使用之CLB探索(一).doc_第4页
Xilinx 7系列FPGA使用之CLB探索(一).doc_第5页
资源描述:

《Xilinx 7系列FPGA使用之CLB探索(一).doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、Xilinx7系列FPGA使用之CLB探索(一)  7系列FPGA是Xilinx新推出的基于28nm工艺的FPGA,其中包含三个系列:ArTIx、Kintex和Virtex。因项目要使用kintex7为平台做设计,需要对其内部结构做了研究,首先从CLB(ConfigurableLogicBlock)开始:  CLB构成了Kintex7主要逻辑单元,其中包含2个Slice,并且Slice分为2种:SLICEL和SLICEM,SLICEL为普通的Slice逻辑单元,而SLICEM在基本逻辑功能的基础上可以扩展为分

2、布式RAM或者移位寄存器。在所有Slice资源中,有2/3是SLICEL,因此一个CLB可以有2个SLICEL或者1个SLICEL、1个SLICEM组成。  如图1所示为SLICEM的内部结构,其中包含4个6输入LUT(红色圈)、进位链(黄色圈)、多路复用器(蓝色圈)和8个寄存器(绿色圈)。    6-inputLUT:此处LUT沿用了Xilinx6系列FPGA的6输入LUT结构,6-inputLUT内部是由2个5-inputLUT组成,有两个输出分别对应O?6和O5。在设计中,如果综合后有2个5-input

3、LUT需要是使用,如果在ISE将综合选项-lc(LUTCombining)设置成Area,综合器XST会将这2个5-inputLUT合并在一个6-inputLUT中实现,但是此选项相当于以速度换面积,随之逻辑延时将增大。  寄存器:此处Xilinx区别于Altera器件,其1个LUT对应了2个register,而Altera器件中是一一对应的。从图中可以发现,第2列的register比第1列多了FF/LAT这个选项,这表示第1列的register只能作为Flip-Flop使用,而第2列的register既能作

4、为Flip-Flop也能作为Latch使用。另外还有INIT0、INIT1、SRLO和SRHI四个选项,其中INIT0和INIT1配对,表示通过GSR全局复位/置位,此复位/置位网络为异步的;而SRLO和SRHI配对,表示高电平有效信号SR驱动的复位/置位,此信号可以配置成异步或者同步,但这8个register共用一个SR信号,因此其方式必须相同,根据此特性,建议写代码时,复位/置位方式选择同步高电平有效。  下面对SLICEM做一下重点说明,其可扩展成移位寄存器,如图2所示,Slice中的每个LUT可配置成

5、32-bit的ShiftRegister,因此1个Slice最多可扩展成128-bit的ShiftRegister。其操作模式为1个时钟周期移1为,通过D输入端输入,并且最后1位通过MC31输出,并且可以以A[6:2]作为5位地址选择O6输出32位中的某一位进行输出。    在写代码时,可以按规范写出移位寄存器的形式,如以下代码所示:always@(posedgeclk)if(clk_en)srl<={srl[31:0],din};assigndout0=srl[20];  以上代码综合出的结构如图3所示,综

6、合器只用了1个LUT和1个FF就实现了21-bit的移位寄存器,只需1个Slice。    如按一下代码进行综合后得到结构如图4所示,综合器使用了21个FF实现了这个21-bit移位寄存器,则需要21个Slice。always@(posedgeclk)if(rst)srl<=32’d0;elseif(clk_en)srl<={srl[31:0],din};assigndout0=srl[20];为什么综合器会产生不同的结构?分析一下代码的区别,第二段代码相比于第二段代码多了一个同步复位功能,而根据SLICEM

7、的结构,其中的LUT是没有同步复位控制输入端的,因此综合器无法将代码综合成想要的结构,因此写代码时需要根据相应的结构来编写。  观察图3可以发现,在SRLC32E输出端Q后又接入了一个FF作为同步输出,查手册后发现,此移位寄存器可以配置成两种输出模式:静态地址方式和动态地址方式,这两种模式的不同之处在于静态地址方式是同步输出,图3中结构是静态地址方式;而动态地址方式是异步输出,即没有后接FF直接从SRLC32E的Q端输出,以下代码表示动态地址方式,其中addr是一个变量。always@(posedgeclk)

8、if(rst)srl<=32’d0;elseif(clk_en)srl<={srl[31:0],din};assigndout0=srl[addr];  对上面的代码进行综合可以得到如图5所示结构,确定输出为异步输出,因此在设计中要注意此处的变化。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。