多业务pdh单片fpga解决方案

多业务pdh单片fpga解决方案

ID:32091830

大小:2.90 MB

页数:58页

时间:2019-01-31

多业务pdh单片fpga解决方案_第1页
多业务pdh单片fpga解决方案_第2页
多业务pdh单片fpga解决方案_第3页
多业务pdh单片fpga解决方案_第4页
多业务pdh单片fpga解决方案_第5页
资源描述:

《多业务pdh单片fpga解决方案》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、浙扫_大学硕十论又摘要随着通信网的发展和用户需求的提高,光纤通信中的Poll体系逐渐被SIM体系所取代。SDFl光纤通信系统以其通信容景大、传输性能好、接口标准、组网灵活方便、管理功能强大等优点获得越来越广泛的应用。但是在某些对传输容量需求不大的场合,SDH的巨人潜力和优越性无法发挥出来,反而还会造成带宽浪费。相反,Poll因其容量适'f"配置灵活,成木低廉和功能齐全,可针对客户不同需要设计不同的方案,在某些特定的接入场合具有一定的优势。木课题根据现实的需要,提出并设计了一种基于Poll技术的多业务单片FPGA传输系统。系统可以

2、同时提供12路HI的透明传输和一个线速为loom以太网通道,主要由一块FPGA芯片实现大部分功能,该解决方案在集成度、功耗、成本以及灵活性等方面都具有明显的优势。本文首先介绍数字通信以及数字复接原理和以太网的相关知识,然后详细阐述了本系统的方案设计,对所使用的芯片和控制芯片FPGA做了必要的介绍,最后具体介绍了系统硬件和FPGA编码设计,以及后期的软硬件调试归纳起来,本文主要具体工作如下:1实现4路F1信号到1路二次群信号的复分接,主要包括全数字锁相环、HDB3-NRZ编解码、正码速调整、帧头检测和复分接等2.将以太网Mil接U

3、来的25M的Mil信号通过码速变换到25344M,进1:映射3将二路_次群信号和变换过的以太网Mil信号进行5b6b编解码,以利于在光纤上传输。4.高速时提取时钟采用XILINX的CDR方案。并对接收到的信号经过5b6b解码后,分接出各路信号。关链字;PDH,El,数字复接,码速调擎,全数字锁相环媒质无关接口,时钟提取第Iii,rl,616f浙a大学硕i论文AbstractWiththedevelopmentofcommunicationnetworkandtheimprovementofuser'srequirement,PD

4、HisgradualyreplacedbySDFIinopticalfibercommunication.SDHopticalfibercommunicationsystemisbeingusedwidelybyitsadvantages:hugevolumeofcommunication,highperformanceoftransmission,facileconfiguringandpowerfulmanagement.Butinsomecasewhenhugevolumeofcommunicationistrotneed

5、ed,thepotentialandadvantagesofSDHcan'tbeexertedandmostofvolumeiswasted.Onthecontrary,insomespecialcasePDHhaveadvantagesforitsmoderatevolume,facileconfiguring,lowcost,highreliabilityandplentifulfunction.Inthisthesis,wedesignandrealizeasinglechipFPGAtransmitingsystemba

6、sedonPDHtechnologyfortherequirementofpractice.ThesystemwhichismainlydesignedonsingleFPGAchipcouldtransmit12EIsignalsand1f00MEthernettunnel,andthissolutionhaveobviousadvantagesinintegration,power,costandflexibility.Firstly,weintroducedigitalcommunicationandtheprincipl

7、eofmultiplexeraswellasethernet.Thenwedescribethesolutionofourtransmittingsystemindetail,alsoweintroducethechipusedinthissystemincludingthemainFPGAchip.Finally,thecircuitboardisdesignedandtheRTLcodingiswrited,thenbothhardwareandverilogcodedebugisperformed.Theauthor'sm

8、aintasksincludes:I.Implementthemultiplexerof4Elsignals,themaincircuitincludesalldigital灿ase-lockedloop(DPLL),HDB3encodeanddecode,po

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。