欢迎来到天天文库
浏览记录
ID:41736188
大小:219.68 KB
页数:6页
时间:2019-08-31
《实验四数字基带通信系统实验》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库。
实验四数字基带通信系统实验一、实验目的1.掌握时分复用数字基带通信系统的基木原理及数字信号传输过程。2.掌握位同步信号抖动、帧同步信号错位对数字信号传输的影响。3.掌握位同步信号、帧同步信号在数字分接屮的作用。二、实验内容1.用数字信源模块、数字终端模块、位同步模块及帧同步模块连成一个理想信道时分复用数字基带通信系统,使系统正常工作。2.观察位同步信号抖动对数字信号传输的影响。3.观察帧同步信号错位対数字信号传输的影响。4.用示波器观察分接后的数据信号、用于数据分接的帧同步信号、位同步信号。三、基本原理本实验使用数字信源模块、数字终端模块、位同步模块及帧同步模块。1.数字终端模块工作原理原理框图如图4・1所示。它输入单极性非归零信号、位同步信号和帧同步信号,把两路数据信号从时分复用信号屮分离出來,输出两路串行数据信号和两个8位的并行数据信号。两个并行信号驱动16个发光二极管,左边X个发光二极管显示第一路数据,右边8个发光二极管显示第二路数据,二极管亮状态表示“广,熄灭状态表示两个串行数据信号码速率为数字源输出信号码速率的1/3。在数字终端模块中,有以下测试点及输入输出点:•FS-IN帧同步信号输入点•S-IN时分复用基带信号输入点•BS-IN位同步信号输入点•SD抽样判后的时分复用信号测试点•BD延迟后的位同步信号测试点•FD整形后的帧同步信号测试点•D1分接后的第一路数字信号测试点•B1第一路位同步信号测试点•F1笫一路帧同步信号测试点•D2分接示的第二路数字信号测试点•B2笫二路位同步信号测试点 图4・2为数字终端电路原理图。图4・1中各单元与图4-2中的元器件对•的应关系如下:•串/并变换U37.U38:八级移位寄存器4094•并/串变换U39、U40:八级移位寄存器4014•显示发光二极管BS-INBD显示BDS-IN•延迟2SD-D>串/并变换冲并/串变换F14B1D1FS-IN蚪整形Fd|IFD-7彳串/并变换D2延迟3FD-15FD-8FD-16片并/串变换十3*显示•延迟1U30:单稳态触发器74LS123•延迟2U32:A:D触发器74LS74•整形U31:A:单稳态触发器74LS123;U32:B:D触发器74LS74•延迟3U50、U51、U52:六D触发器74LS174U33:内藏译码器的二进制寄存器4017•m3图4-1数字终端原理方框图延迟1、延迟2、延迟3、整形及m3等5个单元可使串/并变换器和并/串变换器的输入信号SD、位同步信号及帧同步信号满足匸确的相位关系,如图4-3所示。D触发器74LS174把FD延迟7、8、15、16个码元周期,得到FD-7、FD・15、FD-8(即F1)和FD-16(即F2)等4个帧同步信号。在FD・7及而■的作用下,U65(4094)将笫一路串行信号变成第一•路8位并行信号,在FD-15和丽■作用下,U70(4094)将笫二路串行信号变成第二路8位并行信号。在F1及B1的作用下,U66(4014)将笫一路并行信号变为串行信号D1,在F2及B2的作用下,U71(4014)将笫二路并行信号变为串行信号D2。B1和B2的频率为位同步信号BS频率的1/3,D1信号、D2信号的码速率为信源输出信号码速率的1/3。U65、U70输出的并行信号送给显示单元。根据数字信源和数字终端对应的发光二极管的亮熄状态,可以判断数据传输是否正确。串/并变换及并/串变换电路都有需要位同步信号和帧同步信号,还要求帧同步信号的宽 度为一个码元周期且其上升沿应与第一路数据的起始时刻对齐,因而送给移位寄存器U67的帧同步信号也必须符合上述要求。但帧同步模块提供的帧同步信号脉冲宽度大于两个码元的宽度,且帧同步脉冲的上升沿超前于数字信源输出的基带信号第一•路数据的起始时刻约半个码元(帧同步脉冲上升沿略迟后于位同步信号的上升沿,而位同步信号上升沿位于位同步器输入信号的码元屮间,由帧同步器匸作原理可得到上述结论),故不能肯接将帧同步器提取的帧同步信号送到移位寄存器U67的输入端。◄数据]►<数据2►帧同步►SDFDFD-7FD-8(F1)FD-15FD-16(F2)-LTO^TLn—n^LTLTLb2_n―nLTLn__n^Ln―n_图4・3变换后的信号波形 fl殳占巻邊占占占占di占占6占JioQ2M1uaMspnaroonrtA^GCK.n•n|E:IT■J.主”一一萨占*•A12EQoanw.卅Wb00000017000DIs5r--UOOP言C2TC苔Ll・吉3玄H?aQBakurt终端模块将帧同步器提取的帧同步信号送到单稳U64的输入端,单稳U64设为上升沿触发状态,其输出脉冲宽度略小于一•个码元宽度,然后用位同步信号BD对单稳输出抽样后 得到FD,可通过电位器R35来改变BD的相位,从而得到两种不同的FD信号FD1、FD2,如图4-3所示。两种FD的宽度均为一个码元间隔,但FD1脉冲位于信号SD的数据1的第一位,而FD2脉冲位于信号SD的帧同步码的最后一位。正确工作状态下,BD±升沿应处于终端模块S-IN信号的码元中间,FD应为FD1,所以用FD1能匸确分接出两路数据,而FD2比FD1超前一位,用FD2分接岀来的数据是错误的(此数据有何规律,请思考)。应指出的是,当数字终端采用其它电路或分接出來的数据冇其它要求时,对位同步信号及帧同步信号的要求将有所不同,但不管采用什么电路,都需要符合某种相位关系的帧同步信号和位同步信号才能正确分接出时分复用的各路信号。——数据]——数据2•J帧同步——>sdInnnmnIrfdi_nr一FD2图4・4SD和两种FD波形1.时分复用数字基带通信系统图4・5为时分复用数字基带通信系统原理方框图。复接器输出时分复用单极性不归零码(NRZ),码型变换器将NRZ码变为适于信道传输的传输码(如HDB.3码等),发滤波器主要用来限制基带信号频带,收滤器可以滤除一部分噪声,同时与发滤波器、信道一起构成无码间串扰的基带传输特性。复接器和分接器都需要位同步信号和帧同步信号。步・图4・5时分复用数字基帶通信系统木实验中复接路数N=2,信道是理想的、即相当丁•将发滤波器输出信号无失真地传输到收滤波器。为简化实验设备,收、发滤波器也被省略掉。本实验的主要1=1的是学握位同步信号及帧同步信号在数字基带传输屮的作用,故也可省略码型变换和反变换单•元。四.实验步骤1.熟悉木次实验使用的数字信源、位同步、帧同步、数字终端这四个模块,按照图4・6将这四个模块连在一•起,打开电源开关。 图4・6数字基带系统连接图1.用示波器CH1观察数字信源NRZ波形,判断信源单元是否工作正常。2.用示波器CH2观察位同步模块BS-OUT,调节位同步模块上的可变电阻,使位同步信号BS-OUT相对于信源NRZ抖动最小。3.将数字佶源模块的K1置于X1110010,用示波器CH2观察帧同步模块FS-OUT波形及与NRZ相位关系,判断帧同步是否工作正常。4.当位同步单元、帧同步单元已正确地提取出位同步信号和帧同步信号时,通过发光二极管观察两路Xbit数据是否已正确地传输到收终端,若不匸确,观察终端模块的SD信号和FD信号是否符合要求,可调节数字终端单元上的电位器R35使FD处于SD数据1的笫一位(见图4-4)o5.用示波器观察分接出来的两路8bit周期信号D1(对应位同步B1)和D2(对应B2)。6.调节电位器R35,使FD为图4・4屮的FD2,观察分接出来的两路信号,总结D1、D2与帧同步信号FD的关系。7.观察位同步抖动对数据传输的影响。调节R35,使BD上升沿应处于信源模块NRZ-OUT的码元中间,FD处于SD数据1的第一位,用示波器观察数字终端单元的D1或D2信号,然后缓慢调节位同步单兀上的对变电阻(增大位同步抖动范阳),观察D1或D2信号波形变化情况和发光二极管的状况(R35在某一范围变化时,D1或D2无误码,R35变化太大时出现误码)。五、实验报告要求1.本实验系统中,为什么位同步信号在一定范围内抖动时并不发牛误码?位同步信号的这个抖动范囤大概为多少?在图4・5所示的实际通信系统中是否也存在此现彖?为什么。2•帧同步信号在对复用数据进行分接时起何作用,用实验结果加以说明。1.分析数字终端模块中串/并变换和并/串变换电路的工作原理。
此文档下载收益归作者所有
举报原因
联系方式
详细说明
内容无法转码请点击此处