码流分配决策的VHDL实现及仿真

码流分配决策的VHDL实现及仿真

ID:46256782

大小:56.88 KB

页数:4页

时间:2019-11-22

码流分配决策的VHDL实现及仿真_第1页
码流分配决策的VHDL实现及仿真_第2页
码流分配决策的VHDL实现及仿真_第3页
码流分配决策的VHDL实现及仿真_第4页
资源描述:

《码流分配决策的VHDL实现及仿真》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、码流分配决策的VHDL实现及仿真王海荣,邓家先,易巧玲(海南大学信息科学与技术学院,海南海口570228)【摘要】为解决图像码流庞大带来的存储和传输困难,提岀了一种针对多路图像译码的码流分配决策,并采用VHDL语言来实现。码流分配前,对图像头文件进行检测,采用两片外挂RAM对检测后的码流进行乒乓操作后,送入多路并行图像处理模块,处理后的码流采用同样的分配方式进行缓存。结果表明该决策真正实现了图像码流传输的实时性和准确性,而且其可移植性强,可以应用到图像处理的很多领域,成为提高码流缓存和传输速度的桥梁。【关键词】码流分配;多路并行;乒乓操作;现场可编程逻辑门阵

2、列;超高速集成电路硬件描述语言【中图分类号】TN919.81【文献标识码】A【文章编号】1002-0802(2010)04-0004-03VHDLTmplementationandSimulationofCode~streamAssignmentPolicyWANGHai-rong,DENGJia-xian,YIQiao-1ing(InformationScienceandTechnologySchool,HainanUniversity,HaikouHainan57022&China)[Abstract】Inordertoresolvedifficulti

3、esinstorageandtransmissionproducedbythehugeimagecode-stream,acode-streamassignmentpolicyformulti-channelimagecodingisproposed,andimplementedwithVHDL・Beforeassigningcode-stream,theimageheaderfileisdetected,thePing-Pongoperationonthedetectedcodestreancarriedoutbyusing2expandedRAM,the

4、nsenttothemulti-channelparallelimageprocessingmodule・Theprocesseccode-streamisalsostoredwiththesameway.Theexperimentresultsindicatethatthepolicycouldreallyachievethereal-timefeatureandaccuracyofimagecodestreamtransmission,andforitsportability,couldserveafabridgetoenhtincethespeedof

5、code-streamtransmissionaridcache・,andthusiscipplicabletosuccessiveimageprocessinginvariousareas・【Keywords]code-streamassignmcnl;multi-channclparallel;ping-pongoperation;FPGA;VHDL0引言为了快速、准确地传输图像信息,人们对图像编、译腿的要求越來越高。FPGA运行速度快、管脚多、容易实现大规模的系统,支持并行和流水结构,在通信、数据处理、两络、仪器、工业控制、军事和航空航天等诸多领域得到

6、了广泛的应用。例如,在实现图像译码时,单个的译码模块往往满足不了高速图像译码的需求,需耍输入的码流能够通过多个译码模块并行译码,利用FPGA实现多路并行(切译码,川提高图像译码的速度,码流分配是多路译码的关键,只冇刈码流进行合理的分配,才能保证多路译码器能够分时、无页断地进行译码。图像处理时包含头文件的处理,头文件是有关图像的一些附加信息,如图像的高、宽、精度、标识码等,多路并收稿日期:2009-07-13,作者简介:王海荣(1980-),女,硕士研究生,主要研究方向数字图修的传输与处理;邓家先(1964-),男,博士,教授,研究4导师,主要研究方向图像压缩

7、号信源信道联合编码;易巧玲(1984-),女,硕士研究生,主要研究方向图像压缩与编码。行处理图像码流时,冇些信息需要提取,如高、宽、精度,有些则需要剔除,如专用标识符,这里针对头文件设计了相应的检测模块,对检测Z后的码流再进行分配。在分配码流时,由于FPGA内部RAM满足不了码流存储的需耍,本设计采用外挂RAM对输入的码流进行乒乓操作后再送入图像处理模块进行处理,同样,也采用两片RAM对处理后的偲流进行乒乓操作后,再源源不断地输出到显示设备上⑶。1码流分配解决方案系统设计的基本思路如下:首先经多路检测模块detect1,detect2,-,detect/?

8、对头文件进行处理,处理后的码流经码流输入选择信号的选

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。