Differential-Pair-走线注意事项

Differential-Pair-走线注意事项

ID:47041240

大小:815.00 KB

页数:16页

时间:2019-07-05

Differential-Pair-走线注意事项_第1页
Differential-Pair-走线注意事项_第2页
Differential-Pair-走线注意事项_第3页
Differential-Pair-走线注意事项_第4页
Differential-Pair-走线注意事项_第5页
资源描述:

《Differential-Pair-走线注意事项》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、DifferentialPair走線注意事項1>>凡遇到Connector有另加防ESD的零件時,請依下圖走法2>>凡DifferentialPair由pin腳拉出時,請將斜邊拉至pin腳尖端3>>DifferentialPair的線長差異太多時,tune等長步驟如下:Step1.>>先試著在打VIA的地方適當的繞線Step2.>>如果線長還是有所差異,請點選delaytune,且在options的SawtoothGap中key上1xwidthStep3.>>點選需要加長的net,按mouse右鍵把Singlet

2、racemode打勾Step4.>>將點選的net往外提高一格Step5.>>先測量tune線的space.length是否符合S1<2S.及length<3WStep6.>>此例子為4/4/4的Diffpair,S1=2S未符合規範,因此必需再手動將Airgap往下調至S1<2S點選Slide>mouse右鍵選Tempgroup>點選tune線最高線段>mouse右鍵選Complete>再往內拉至S1<2SStep5.>>再次測量tune線的space.length是否符合S1<2S.及length<3W差分信

3、号(DifferentialSignal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:    a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外

4、界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。     b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。     c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS(lowvoltagedifferentialsig

5、naling)就是指这种小振幅差分信号技术。Altium Designer中使用差分对布线 (2011-10-0920:06:28)转载▼标签: ad altium designer 差分 布线分类: 电子技术Contents·Language·在原理图中定义差分对·在PCB中查看和管理差分对·在PCB中定义差分对·适用的设计规则·设置设计规则的辖域·使用差分对向导定义规则·差分对布线·包括管脚交换的FPGA设计中全面的差分对支持·差分对中对信号完整性的支持· 还可查阅差分信号系统是采用双绞线进行信号传输的,双绞

6、线中的一条信号线传送原信号,另一条传送的是与原信号反相的信号。差分信号是为了解决信号源和负载之间没有良好的参考地连接而采用的方法,它对电子产品的干扰起到固有的抑制作用。差分信号的另一个优点是它能减小信号线对外产生的电磁干扰(EMI)。差分对布线是一项要求在印刷电路板上创建利于差分信号(对等和反相的信号)平衡的传输系统的技术。差分线路一般与外部的差分信号系统相连接,如连接器或电缆。需要注意的是在一对差分双绞线上耦合系数最好能大于90%,但在实际差分线路上一般耦合系数均小于50%。现在专家的意见是PCB布线的任务并不

7、是使指定的差分阻抗能达到指标要求,而是使差分信号经过外部的电缆传送后到达目标器件仍能保持良好的信号质量。著名的工业高速PCB设计专家LeeRitchey指出成功的差分信号线路设计并不要求达到指定的差分阻抗,而是要达到以下几点要求:·让每条线路的信号阻抗是输入的差分电缆阻抗的一半·在接收端使两条线路都分别达到各自的特征阻抗·两条差分信号线要等长,使其能在逻辑器件的容限范围内。一般差分信号线长度之差在500mil内是可以接受的·布线时让差分线路边接边一同走线,使得即使绕过障碍时也能保证长度能相互匹配·差分线路在能保证

8、信号阻抗下可以切换板层进行布线如需获得更多相关信息,可参阅LeeW.Ritchey的论文DifferentialSignalingDoesn'tRequireDifferentialImpedance,该论文可从http://www.speedingedge.com/RelatedArticles.htm上查阅。在原理图中定义差分对在菜单中Place>>Directive

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。