实验4:同步计数器及其应用实验报告

实验4:同步计数器及其应用实验报告

ID:47490958

大小:64.92 KB

页数:3页

时间:2020-01-12

实验4:同步计数器及其应用实验报告_第1页
实验4:同步计数器及其应用实验报告_第2页
实验4:同步计数器及其应用实验报告_第3页
资源描述:

《实验4:同步计数器及其应用实验报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验4:同步计数器及其应用实验报告一、实验目的1、了解可编程数字系统设计的流程2、掌握QuartusII软件的使用方法3、掌握原理图输入方式设计数字系统的方法和流程4、掌握74LS161同步16进制计数器的特点及其应用二、实验设备1、计算机:QuartusII软件2、AlteraDE0多媒体开发平台3、集成电路:74LS104、集成电路:74LS161三、实验内容1、74LS161逻辑功能的测试2、用74LS161实现12进制计数(异步清零)3、用74LS161实现12进制计数(同步置数)四、实验原理74LS1611、74LS161:异步清零、同步置数四位二进制计数器2、引脚的定义

2、:使用74161实现16进制和12进制1)首先使用quartus软件建立原理图,首先实现16进制,所以只需要将需要的输入输出接到相应的引脚上,其中需要注意的是我们需要让这个板子开始工作,所以需要将T和P引脚接响应的高电压,然后将cp信号接入相应的输入;q0q1q2q3接到相应的输出就可以了,然后编译。现在在建立波形文件完成仿真,通过仿真结果就可以看到自己的电路是否正确。最后一步就是实现在FPGA上的应用,我们需要做的就是给原来的原理图分配相应的引脚,然后重新编译后,插入线就可以看到仿真结果了。1)12进制可以采取两种方式,也就是同步置数和异步清零两种方式,我使用的异步清零,从而只需

3、要对q0q1q2q3在12的时候执行清零的动作就可以了,也就是加一个而输入的与非门就可以了。一、实验结果

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。