实验三、计数译码显示电路.ppt

实验三、计数译码显示电路.ppt

ID:49816941

大小:1.49 MB

页数:9页

时间:2020-03-03

实验三、计数译码显示电路.ppt_第1页
实验三、计数译码显示电路.ppt_第2页
实验三、计数译码显示电路.ppt_第3页
实验三、计数译码显示电路.ppt_第4页
实验三、计数译码显示电路.ppt_第5页
资源描述:

《实验三、计数译码显示电路.ppt》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、实验三计数、译码和显示电路一、实验目的1.进一步学习译码器和七段显示器的使用方法;2.掌握构成六十进制计数、译码和显示电路;3.掌握构成任意进制计数、译码和显示电路功能。二、设计任务与要求1.基本内容(1)用中规模集成电路,设计六进制计数器(置数法)、十进制计数器(复位法)。(2)设计一个六十进制计数、译码和显示电路。2.扩展内容用Multisim7设计一个(60+台号)进制计数器。三、实验原理用74LS161设计任意进制计数器。六十进制计数、译码和显示电路的方框图如图所示。译码器六进制计数器十进制计数器译码器Q4Q3Q2Q1CPQ4Q3Q2Q1允许置入串行进位输出12

2、345678910111213141516VccQDQCQBQACPTPGNDDCBACrLD清除数据输入允许输出74LS161输入输出Qn时钟清除置数PTXLXXX清除HLXX置数HHHH计数XHHLX不计数XHHXL不计数74LS161管脚及功能表见实验指导书P117计数器74LS161(用Mulitisim7仿真74LS163)为4位二进制加法计数器,163的LD,CR端子是同步的。设计要用同步脉冲。三、实验原理在Mulitisim7左边里的中的DCD_HEX为带译码器的数码管,SEVN_SEG_COM_A为不带译码器的共阳极数码管。四、实验仪器、设备与器件1

3、.电子实验箱。2.集成电路:74LS161(2)74LS00,74LS30。3.共阴数码管(公共端接地)。五、实验内容与步骤1.用置数法设计六进制计数器,用复位法设计十进制计数器,并在实验台上实现;2.设计一个六十进制计数器,并在实验台上实现;3.用Multisim7设计一个在六十进制计数基础上,加上你所在实验台号的译码和显示电路(扩展)。六、实验报告与要求1.画出六十进制计数基础上加你所在的实验台号的译码和显示的逻辑电路,标出引脚号。2.分析实验中出现的故障原因,并总结排除故障的收获和体会。七、思考题1.74LS161能否作寄存器?如何应用?

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。