多媒体计算机硬件及软件系统结构

多媒体计算机硬件及软件系统结构

ID:9040038

大小:37.00 KB

页数:4页

时间:2018-04-15

多媒体计算机硬件及软件系统结构_第1页
多媒体计算机硬件及软件系统结构_第2页
多媒体计算机硬件及软件系统结构_第3页
多媒体计算机硬件及软件系统结构_第4页
资源描述:

《多媒体计算机硬件及软件系统结构》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、第五章多媒体计算机硬件及软件系统结构 单项选择题1-8:1、组成多媒体系统的途径有哪些:(1)直接设计和实现(2)增加多媒体升级套件进行扩展(3)cpu升级(4)增加cd-da(a)仅(1)(b)(1)(2)(c)(1)(2)(3)(d)全部答:(b) 2、下面硬件设备中哪些是多媒体硬件系统应包括的:(1)计算机最基本的硬件设备(2)cd-rom(3)音频输入、输出和处理设备(4)多媒体通信传输设备(a)仅(1)(b)(1)(2)(c)(1)(2)(3)(d)全部答:(c)3、mpc-2、mpc-3标准制定的时间分别是:(1)1992(2)199

2、3(3)1994(4)1995(a)(1)(3)(b)(2)(4)(c)(1)(4)(d)都不是答:(b)4、下面哪些是mpc对音频处理能力的基本要求:(1)录入声波信号(2)处理声波信号(3)重放声波信号(4)用midi技术合成音乐(a)(1)(3)(4)(b)(2)(3)(4)(c)(1)(2)(3)(d)全部答:(d)5、下面哪些是mpc对视频处理能力的基本要求:(1)播放已压缩好的较低质量的视频图象(2)实时采集视频图象(3)实时压缩视频图象(4)播放已压缩好的高质量分辨率的视频图象(a)仅(1)(b)(1)(2)(c)(1)(2)(3)

3、(d)全部答:(a)6、下面哪些是mmx技术的特点:(1)打包的数据类型(2)与ia结构安全兼容(3)64位的mmx寄存储器组(4)增强的指令系统(a)(1)(3)(4)(b)(2)(3)(4)(c)(1)(2)(3)(d)全部答:(d)7、下面哪些是称得上的多媒体操作系统:(1)windows98(2)quicktime(3)avss(4)authorware(a)(1)(3)(b)(2)(4)(c)(1)(2)(3)(d)全部答:(c)8、下面哪些是mpc的图形、图象处理能力的基本要求:(1)可产生丰富形象逼真的图形(2)实现三维动画(3)可

4、以逼真、生动地显示彩色静止图象(4)实现一定程度的二维动画(a)(1)(3)(4)(b)(2)(3)(4)(c)(1)(2)(3)(d)全部答:(a)9、详述intel/ibm公司研制的dvi多媒体计算机系统成功和失败的经验教训,理想的系统如何设计实现。答:dvi系统能够用计算机综合处理声、文、图信息。从硬件方面看:(1)选用了plv(productleavevedio)视频压缩编码算法,产生avi文件。(2)为了实现plv算法,dvi系统设计制造了两个专用芯片82750pa(pb)(象素处理器)和82750da(db)(显示处理器)。(3)同时

5、设计了三个专用的门阵电路,即82750lh(主机接口门阵)、82750lv(vram/scsi/capture接口门阵)和82750la(视频子系统接口门阵)。(4)设计实现了ave(视频音频引擎)。从软件方面看:dvi系统设计实现了dos环境下的avss(audiovediosubsystem)和windows环境下的avk(audiovediokernel),dvi系统中最成功的部分是ave(视频音频引擎)。ave包括三个部分,即视频子系统、音频子系统和avbus(视频音频总线)。1.视频子系统视频子系统的作用是视频信号处理和显示引擎,它们由

6、82750pb(象素处理器)、vram以及82750db(显示处理器)组成。其中存储器阵列vram存放所有dvi系统数据,即:位映射的数据、压缩编解码数据、算法微码、控制执行算法的数据结构以及控制显示功能的寄存器集数据。象素处理器82750pb用微码执行及视频图象快速处理算法、视频特技以及数字式运动图象和静止图象的压缩编码算法以及解码算法。显示处理器82750db有非常灵活的可编程功能,它能够将不同的位映射数据转换成在监视器上显示需要的模拟信号。82750pb象素处理器具有较宽的指令字长(48位),直接连到vram的随机或并行通道,由于不同指令字

7、的不同字段分别控制硬件机构,所以这些指令可以同时执行多种操作,它包括两个分开并对称的内插16位数据总线、为8位象素计算专门分开的alu操作;在解压缩时为运动补偿设计了象素插值器,解压缩编码数据流设计了统计解码器;以及为了同dvi的vram传输数据所设计的四个先进先出(fifo)数据缓冲区。82750pb象素处理器运行较小的微码译码器,它定时询问在vram中的命令表。由计算机建立主命令表,微码命令由主机直接引导加载到82750pb微码存储器中,当命令表指出某些操作需要运行时,如解码操作,微码译码器从vram中将一个微码块加载到82750pb内部的微

8、码存储器中,并且执行它。这些解码是由主计算机设计并加载到vram中的。82750db显示处理器连到vram的串行或顺序通道,显示处理器有

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。