asic设计技术及其发展

asic设计技术及其发展

ID:33488729

大小:158.38 KB

页数:6页

时间:2019-02-26

asic设计技术及其发展_第1页
asic设计技术及其发展_第2页
asic设计技术及其发展_第3页
asic设计技术及其发展_第4页
asic设计技术及其发展_第5页
资源描述:

《asic设计技术及其发展》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、ASIC设计技术及其发展研究姚亚峰陈建文黄载禄(华中科技大学电子与信息工程系,武汉430074)摘要:对ASIC设计的工作流程和相关工具软件进行了简要介绍,并概括了ASIC设计的发展过程和较新趋势,以促进大家对芯片设计领域的认识和了解。1、引言(1)ASIC设计的分类ASIC设计主要有全定制(fullcustom)设计方法和半定制(semi-custom)设计方法。半定制设计又可分为门阵列设计、标准单元设计、可编程逻辑设计等等。全定制方法是完全由设计师根据工艺,以尽可能高的速度和尽可能小的面积以及完全满意的

2、封装、独立地进行芯片设计。这种方法虽然灵活性高,而且可以达到最优的设计性能,但是需要花费大量的时间与人力来进行人工的布局布线,而且一旦需要修改内部设计,将不得不影响到其它部分的布局。所以,它的设计成本相对较高,适合于大批量的ASIC芯片设计,如存储芯片的设计等等。相比之下,半定制方法是一种基于库元件的约束性设计。约束的主要目的是简化设计、缩短设计周期,并提高芯片的成品率。它更多地利用了EDA系统来完成布局布线等工作,可以大大地减少设计工程师的工作量,因此它比较适合于小规模设计生产和实验。与传统的电路设计方法

3、相比,ASIC设计具有如下优点:①用ASIC来设计和改造电子产品可以大幅度地减小印刷电路板的面积和接插件,降低装配和调试费用,从而降低产品的综合成本。②提高产品的可靠性。采用ASIC后,可以大幅度减少焊点和接插件数目,系统的可靠性可以大幅度提高。③提高产品的保密程度和竞争能力,维护设计者IP权力。④降低电子产品的功耗。由于ASIC内部电路尺寸很小,互连线短、分布电容小,驱动电路的功耗可以大大降低;另外由于芯片内部受外界干扰很小,可以使用比较低的工作电压以降低功耗。⑤提高电子产品的工作速度。ASIC芯片内部很

4、短的互连线能大大缩短延迟时间,且芯片内部不易受外界干扰,对提高系统运行速度非常有利。⑥大大减小电子产品的体积重量。(2)ASIC设计与FPGA我们知道,FPGA开发流程大致为:选定器件,安装软件,设计输入,代码调试(包括管脚定义、时序定义、时序分析),设计仿真(功能仿真、时序仿真)和下载调试。而ASIC是为某个客户定制的芯片,与FPGA相比,有非通用的后端设计费、制掩模费、测试费等,故前期成本较高。在ASIC设计过程中,往往要用到FPGA进行原型验证。FPGA验证是进行ASIC设计的重要环节,其后,还需要引

5、入ASIC版本源码,插入IOPAD,DFT,功耗估计和进行其它后端流程。完成FPGA验证可以说就完成了ASIC整套流程的50~80%。在过去的二十年间,ASIC与FPGA一直是电子设计的主流技术。在相当长的一段时间内,二者不同的技术特征造就了它们应用于不同的市场:ASIC被用于大批量的专用产品,以尽可能摊薄设计与制造成本,实现良好的性价比;FPGA虽单价较高,但由于其可编程的灵活性受小批量应用的青睐,很多时候还被用于ASIC设计中的原型验证。然而在最近的几年中,原有的平衡逐渐被打破。随着半导体制造技术的进步

6、,硅器件的单位面积制造成本迅速降低,FPGA厂商不断采用新工艺使得FPGA的价格不断下降;相反随着设计复杂性的增加,ASIC的非重复性工程(NRE)费用、最少订购数量以及开发工具套件的费用都在上涨,加之面市时间的压力,对产品设计的快捷性和灵活性提出更高的要求,因此FPGA表现出强于ASIC的发展势头,这特别反映在新开工设计项目对设计方法的选择上。但是原有FPGA架构相对于ASIC的固有弱点,如功耗高、速度慢、资源冗余,价格偏贵等,使FPGA在面对复杂功能设计的要求时还是会感到吃力,因此人们开始考虑通过技术上

7、的融合在ASIC与FPGA之间寻找一条“中间道路”,它们在某些方面有慢慢靠拢的趋势。根据ZeidmanConsulting公司的比较结论,在经济萧条时期,由于价格是市场的主要驱动力,产品的批量小,小型企业倾向于利用FPGA,大型企业倾向于使用ASIC,或者将FPGA转换为ASIC。在经济起飞时期,价格因素的作用减少,所有的企业将大量利用FPGA,只有对较大批量和极低价格的产品的特殊要求下才使用ASIC。FPGA最本质的特性是可编程性和设计周期短的优势,而这正是ASIC的弱点。两者在价格上的比较要考虑多种因素

8、,但趋势是向有利于FPGA的方面发展。因为深亚微米工艺的掩模费用更加昂贵,因此NRE费用急剧上升。一般的ASIC在0.25μm工艺线的NRE费用为10万美元左右,在0.13μm时要在100万美元左右。原因是增大的晶圆和减小的芯片,厂家要求增加订购批量。ASlC的设计周期越来越长,而FPGA的设计周期仍然很短,设计者不必担心深亚微米的影响。因此有人认为,ASIC不久会萎缩到较小的市场份额。随着ASIC向深亚微米工艺

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。