MLVDS接收器的设计

MLVDS接收器的设计

ID:36383063

大小:9.82 MB

页数:71页

时间:2019-05-10

MLVDS接收器的设计_第1页
MLVDS接收器的设计_第2页
MLVDS接收器的设计_第3页
MLVDS接收器的设计_第4页
MLVDS接收器的设计_第5页
资源描述:

《MLVDS接收器的设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、学校代号:10532学密号:S11073008级:不保密湖南大学硕士学位论文M—LVDS接收器的设计昱咂丝刍壁亟整;匿迪垩熬握埴羞篁僮!塑理生邀皇王科堂堂院一.童些名盐!邀鱼王堂皇固签电王堂诠窒握童旦翅;2Q!垒生三旦!Q目途窒簦避旦期12Q!垒生三旦3Q旦筌趱委虽全圭度!萱亟麴攫ThedesignofaM—LVDSReceiverbyLIZhiIIIIIIIIIIIIIIIIIIIIIIY2605575B.E.(CentralSouthUniversityofForestryandTechnology)201AthesissubmittedpartialsatisfactionoftheR

2、equirementsforthedegreeofMasterofSciencelvIicroelectronicsandSolid.StateElectronicsintheGraduateSch001ofHunanUniversitySupervisorProfessorCHENDipingMay,2014湖南大学学位论文原创性声明本人郑重声明:所呈交的论文是本人在导师的指导下独立进行研究所取得的研究成果。除了文中特别加以标注引用的内容外,本论文不包含任何其他个人或集体已经发表或撰写的成果作品。对本文的研究做出重要贡献的个人和集体,均已在文中以明确方式标明。本人完全意识到本声明的法律后果

3、由本人承担。作者签名:鹰雒日期:7纠5D年6月多日学位论文版权使用授权书本学位论文作者完全了解学校有关保留、使用学位论文的规定,同意学校保留并向国家有关部门或机构送交论文的复印件和电子版,允许论文被查阅和借阅。本人授权湖南大学可以将本学位论文的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存和汇编本学位论文。本学位论文属于1、保密口,在年解密后适用本授权书。2、不保密d。(请在以上相应方框内打“√”)作者签名:磊镏别醛轹'1q婶日期:≯,炸6月弓日Et眵f绛舌月弓日M-LVDS接收器的设计摘要随着通信技术的发展,并行数据的串行传输已经成为了主流传输方式,低电压差分

4、信号LVDS(LowVoltageDifferentialSignal)是一种用于高速串行信号传输的国际通用接口标准。LVDS因其具有高速度、低功耗、低噪声、低成本等优点,在高性能计算机、通讯、显示及消费电子等领域得到了广泛的应用。基于LVDS的M.LVDS(Multi.PointLowVoltageDifferentialSignal)接口支持多个驱动器或接收器共享单一传输链路的应用,填补了多点应用场合的空白。在保留LVDS原有优点的基础上M—LVDS拥有更高驱动能力,更低的电磁干扰(EMI),更宽的共模输入范围,成了LVDS传输技术的一个新的技术研究热点。本论文基于TIA/EIA一899

5、标准,对M—LVDS接口电路的工作原理和结构进行了深入研究,总结和分析了M.LVDS接口技术的各种特点。在此基础上,提出了M—LVDS接收器的拓扑结构,将整个发送电路分为共模搬移电路、前置放大器电路、迟滞比较器电路、带隙基准源电路以及数字逻辑电路五个核心模块。本文在M.LVDS接口电路设计中的创新之处和解决的技术难点主要体现为下列几点:对于一1.4V~3.8V输入范围,设计了一种新颖的共模搬移电路,利用负反馈原理,采样输出共模,调整端接电阻电流从而将不同共模值的差分信号搬移到参考电平的位置,且不改变差分信号幅值,简化了后级电路降低了功耗节约了面积。设计了放大倍数恒定的Gm—RL结构的前置放大

6、器,通过在前置放大器输出端产生固定电流偏置的方法实现了TYPE.II工作模式。设计了恒定Gm的偏置电流源通过调整放大器偏置电流从而确保设计的接收器在各个工艺角下稳定工作。改进传统结构的内迟滞比较器,利用电流镜将输入级与噪声大的迟滞级隔离,避免了因回扫噪声带来的接收器动态失调。设计了Cascode结构的基准源,提高了电源抑制比,降低了电源噪声对基准源输出电压的扰动,降低了整个接收器对电源噪声的敏感度。本论文对M.LVDS接收器电路版图进行了研究,针对失配、串扰、噪声、天线效应、闩锁效应进行了讨论,并提出解决办法。本课题设计的M.LVDS接收器电路基于GSMC0.18um1P4MCMOS工艺论片

7、验证,测试结果显示该芯片具有.1.4~3.8V的共模输入范围,最高数据传输速率250Mbps,并引入典型值为25mV的迟滞效果,达到设计目标,为相关设计提供了参考。关键词:M—LVDS:放大器;迟滞:带隙基准;共模搬移;II硕士学位论文一AbstractWiththedevelopmentofcommunicationtechnology,serialtransmissionofparalleldatabec

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。