基于FPGA的模糊控制器芯片设计

基于FPGA的模糊控制器芯片设计

ID:36801284

大小:2.17 MB

页数:71页

时间:2019-05-15

基于FPGA的模糊控制器芯片设计_第1页
基于FPGA的模糊控制器芯片设计_第2页
基于FPGA的模糊控制器芯片设计_第3页
基于FPGA的模糊控制器芯片设计_第4页
基于FPGA的模糊控制器芯片设计_第5页
资源描述:

《基于FPGA的模糊控制器芯片设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、江苏欠学硕士学位论文摘要本文针对目前国内外基于FPGA实现模糊控制器的发展现状,根据模糊控制理论、EDA软件工具以及FPC,A技术,对模糊控制器的FPGA实现进行了重点研究,作了有益探索,并达到了预期的实验效果。本文利用FPGA设计一个多输入多输出的模糊控制器,并将A/D,D/A接口及RS一232接口集成在FPGA芯片中,通过RS-232接口实现在线更新模糊控制器的隶属度值和调整模糊推理的控制规则,增强模糊控制器的适应性,也便于模糊控一制核心模块与单片机或Pc机间的通信,构成功能较为完善的系统。在设计模糊逻辑推理模块时,通过对每个输入

2、的隶属函数重叠度的限制,从而减少每个输入变量在进行模糊推理时被同时激活的推理规则的数目,利用这一特点精简硬件结构,节省硬件资源,采用并行流水线方式来提高推理速度。采用了优化的模糊推理算法以及串/并行楣结合的硬件结构,所设计的模糊控制器节省了大量的硬件资源,减少了芯片内部的最大扇入扇出,达到降低关键路径的延迟以及芯片功耗的目的。对输入/输出模糊空间进行更详细的划分,整个模糊控制器运用模块化结构设计,使得系统易于与其它设备兼容,也便于整个控制系统功能扩展和升级。整体设计及其各个模块都在ALTERA公司的EDA工具QuARTuSII平台上进

3、行了逻辑综合及功能时序仿真,综合与仿真的结果表明,基于FPGA的模糊控制器芯片消耗较少的硬件资源,达到了较高的设计性能,在速度和资源利用率方面均达到了较优的状态,通过在FPGA开发板上的验证与测试,试验结果表明,所设计模糊控制器可满足实时模糊控制的要求。关键词:模糊控制,FPGA,功能时序仿真,时序约束,设计优化,测试验证江苏大学硕士学位论文ABSTRACTThisthesisiscarriedoutahie,hpremiumrcseatelatotheFPGArealizationof血zzycontrollerandmadeben

4、eficialquest,andCOllieto觚antieipantexperimentresult,whichisaccordingtothefuzzycontroltheories,theEDAsottwaretool,FPGAteelmology,andthedevelopmentoffuzzycontrollerinpresentconditionathomeandabroadcurrently.Thisthesisdesignsthefuzzycontrollerwithmultiinputsandmultioutputs

5、bymakinguseofFPGAtechnology,integratstheA/D,theD/AandRS-232ilaterfaccs.Itrenlew5thedegreevaluesandadjuststhefuzzylogicalilffcrcncerulesthroughtheRS-232interface,italsoStl'elrlgthcn5theadaptabilityoffuzzycontroller,anditiseasythatfuzzycontrolco∞modulecommunicateswithsing

6、leslicemad'fineOrthePC.Itbecomesmuchbetterinthefimetionoftlaecontrolsystem.Whileinthedesignofthe呦logicalinferencemodule,throughtherestrictionofthevalueofthefunctiondegreeoverlap,itreducesinferencerulesactivatedbyeachinputvariableinthefuzzylogicalinference,andsimplifiesh

7、ardwarestruettwe,saveshardwareresollrCesbymakinguseofthiseh越-aeteristies.Also,itadoptspipelinetechnologytoimprovethe109icalinferencespeed.Asaresultofadoptingtheoptimizedalgorithminthe晒logicalinferenceandthehardwarestructureinparallel/serialtogether,thefuzzycontrollerdes

8、ignedSaVeSagreatdealofhardware1"e5011rce$.reducesthebiggestfartinsandfanoutsofthechip,andachievesthepurposeoft

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。