华南理工大学2006

华南理工大学2006

ID:40633174

大小:384.50 KB

页数:7页

时间:2019-08-05

华南理工大学2006_第1页
华南理工大学2006_第2页
华南理工大学2006_第3页
华南理工大学2006_第4页
华南理工大学2006_第5页
资源描述:

《华南理工大学2006》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、华南理工大学2006年攻读硕士学位研究生入学考试试卷(试卷上做答无效,请在答题纸上做答,试后本卷必须与答题纸一同交回)科目名称:电子技术基础(含数字与模拟电路)适用专业:生物医学工程声学光学微电子学与固体电子学第一部分:模拟电路 一、填空题(共10分,每小题2分)  1、由二极管D和正偏直流电源V,交流信号源υs及负载RL构成的串连电路,当V=3V时,测得RL上的交流压降UL=100mV。若调节V=4V,其他参数不变,则υL=_______100mV。   2、基本放大电路的静态工作电流调得太大,容易产生_______失真,这种失真属于_______失真。  3、放大器中的噪声是_

2、______,是放大器中_______所造成的。放大器的噪声系数NF的定义是:________。  4、某负反馈放大电路,其开环增益Ag=100mS,反馈系数Fr=10KΩ,开环输入电阻Ri=3KΩ,则其闭环输入电阻Rif=_________。(Ri和Rif均为未考虑偏置电阻的输入电阻)  5、由集成运放构成的非正弦波信号(三角波、矩形波、锯齿波)发生电路,通常由________和________电路两部分组成。 二、分析与计算题  1.(8分)对于增强型n沟MOSFET,    1)写出其在线性区的伏安特性表达式;    2)在VDS>>2(VGS-VTH)条件下,写出上述伏安特

3、性表达式的近似表达式;    3)已知MOSFET的μn·Cox=50μA/V2,VTH=0.7V,当VGS=2.5V,求此时该MOSFET的等效导通电阻RON=?  2.(10分)两相同单级放大器组成二级放大器,回答如下问题    1)在其单级放大器的截止频率处,二级放大器的放大倍数比其单级中频放大倍数下降多少dB?    2)为保证二级放大器的上限频率为106Hz,下限频率为156Hz,计算每个单级放大器的上限频率和下限频率分别应为多少?  3.(6分)一理想运算放大器组成的电路如图所示,试求该电路的输入电阻Ri表达式。   4.(12分)在下图所示的多级运算放大电路中,设A1

4、、A2、A3均为理想运放电路:    1)写出计算υO1、υO2、υO的表达式    2)若R3=R5=Rf1=Rf2=200KΩ,R1=R2=R4=R7=20KΩ,C=5μF,t=0时,加入阶跃信号υi1=-0.1V,υi2=0.3V,而电容C上的初始电压υC=0,求需经过多长时间使υO=5V?  5.(15分)在下图(a)所示的单极放大电路中,场效应管T的转移特性如下图(b)所示。已知+VDD=+15V,RD=15kΩ,RS=8kΩ,RG=100kΩ,RL=75kΩ;要求    (!)用近似方法计算电路的静态工作点;(提示:T的伏安特性方程可近似为:,UGS=-ID×RS,UP

5、为夹断电压)。    (2)计算放大器的输入电阻Ri和输出电阻Ro;    (3)计算场效应晶体管的跨导gm;    (4)计算放大器的电压放大倍数Au;   6.(14分)下图所示RC桥式振荡电路中,设运放A为理想组件,设R=3.9KΩ,C=0.01μF,RT=15KΩ,+VCC=+15V,-VCC=-15V,试回答如下问题:    (1)为使电路满足振荡的相位条件,运放A与两个前面两个反馈支路间应如何连接(在图中标明运放A的同相输入端和反相输入端);    (2)为使电路满足起振的幅度条件,Rf应如何选择?    (3)估算电路的振荡频率?    (4)为实现振荡输出幅度的自动

6、稳定,热敏电阻Rt的温度系数应是正的还是负的?    (5)设输出管T1,T2在工作时的最小压降为,输出幅度最大值为VCC,求振荡输出信号功率和输出级的功率转换效率。第二部分:数字电路 一、完成下列各小题(20分;每小题4分):  1.列表写出(+96)10和(-15)10的原码、反码和补码(含符号位取8位)。  2.某系统的内存储器容量为64K×16位,存储器芯片采用62256(32K×8位的SRAM),画出存储器的扩展接线草图。  3.根据下面真值表写出对应的逻辑函数式. ABCY00000011010001101001101011001111  4.根据下面逻辑图写出对应的逻

7、辑函数式。  5.根据下面电路图写出对应的逻辑函数式。 二、利用卡诺图化简法或卡诺图之间的运算将下列逻辑函数化为最简与或式。(12分)<1> <2> <3> <4> ,给定的约束条件为 三、试用四位并行加法器74LS283设计一个加/减运算电路,当控制信号M=0时它将两个输入四位二进制数相加,而M=1时,它将两个四位二进制数相减。允许附加必要的门电路。74LS283的框如下图(10分) 四、时序电路如下图,画出图中所示CP、/RD信号作用下Q1、Q2、Q3的输出电压波

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。