实训四运算放大器基本运算电路.doc

实训四运算放大器基本运算电路.doc

ID:51771699

大小:152.45 KB

页数:9页

时间:2020-03-15

实训四运算放大器基本运算电路.doc_第1页
实训四运算放大器基本运算电路.doc_第2页
实训四运算放大器基本运算电路.doc_第3页
实训四运算放大器基本运算电路.doc_第4页
实训四运算放大器基本运算电路.doc_第5页
资源描述:

《实训四运算放大器基本运算电路.doc》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实训四运算放大器基本运算电路一、实训目的1、了解运算放大器的外形及各管脚作用;2、学习应用运算放大器组成比例、加法、减法等基本运算电路;3、熟悉运算放大器的调零操作。二、实训用仪器设备1.直流稳压电源                   1台2、实训电路板(数字电路箱内的12、14、18号卡片)3、直流信号源电路板                 1块4、万用表                      1块三、实训电路及实训步骤1、从直流稳压电源中,分别调出两组12V的输出电压,按图4-1接好信号源电路。2、反相比例放大电路(1)按图4-2连接电路(用12号

2、卡片);接入正、负电源(分别与图4-1中的“1”和“2”点相连)。图图4-1 信号源电路的连接4-2 运算放大器反比例电路(2)运算放大器调零:将运放的输入端Ui接地,用万用表测量输出电压U0,若输出电压不为零,则调节电位器Rp,直到输出电压为零。(3)将信号源电路中的Ui1或Ui2接入运算放大器输入端,调节Rp1或Rp2得到表4-1给出的各电压值,测量与它们相应的输出电压U0并记入表4-1中。表4-1运算放大器反比例放大电路测量数据Ui(V)+0.5+0.25-0.1-0.2-0.5U0(V)测量值读数放大倍数计算值计算值-5-2.5125计算公式及放大倍数

3、图4-2中:R1=10K  R2=100KR3=9.1K R4=100KC=200pfRD=1M3、反相加法运算电路(1)按图4-3连接电路(用14号卡片),接入正、负电源。(2)运算放大器调零(同前)(3)将信号源电路中的Ui1及Ui2接入运放的两个输入端,调节Rp1或Rp2,得到表3-2给出的各组电压值,测量与它们相应的输出电压U0并记入表4-2中。图4-3 运算放大器加法运算电路表4-2加法运算电路测量数据输入输出Ui1(V)+0.2+0.2-0.5-0.3-0.5Ui2(V)+0.3-0.4+0.1-0.2-0.5U0(V)测量值读数计算值计算值-3.

4、504.547.5计算公式实训五组合逻辑电路一、目的要求1、掌握组合逻辑电路的分析方法。2、熟悉组合电路的组成及验证半加器和全加器的逻辑功能。二、仪器与设备1、数字电路实训箱                   1台2、万用表1块3、器件集成芯片(74LS00四二输入与非门两块、74LS86四二输入异或门一块、74LS51双二-二三输入与或非门一块)五、实训内容与步骤半加器电路实训1、按图7—3所示电路连好线路。2、写出图5—3所示电路的逻辑表达式,列真值表。输入输出ABSC000110113、按表5—1的要求改变输入端A、B的状态,测试输出端S、C状态,并将

5、测试结果填入表5—1中。表5—1输入输出ABSC000110114、比较表5—1与理论分析的真值表,验证半加器的逻辑功能。输入输出AiBiCi-1SiCi000001010011100101110111全加器实训电路  表5-21、按图7—4所示电路连好线路。2、写出图7—4所示电路的逻辑表达式,列真值表3、按表5—1的要求改变输入端、、的状态,测试输出端、状态,并将测试结果填入表5—2中。4、比较表5—2与理论分析的真值表,验证全加器的逻辑功能。实训六JK触发器构成各种进制计数器一、实训目的1、熟悉J-K触发器构成的逻辑电路;2、学习用J-K触发器构成其它触

6、发器的方法;3、了解用J-K触发器构成计数器的一般原理和方法。二、实训仪器设备数字电路实训箱                   1台 三、实训内容及步骤1、熟悉所用触发器芯片的外引线图,将其正确地插入实训箱面包板插座中。2、J-K触发器逻辑功能测试 (1)按图6-2的测试电路接线; (2)开启实训箱电源; (3)拨动逻辑电平选择开关,测试触发器的逻辑功能,将结果记入表6-2中。对每芯片中的两个J-K触发器都要做功能检测,但只要将其中之一的结果记入表中。 表6-2J-K触发器逻辑功能测试JKQnQn+1工作状态00×01×10×111110          

7、              图6-2 J-K触发器逻辑功能测试电路          注意: (1)表中的×表示任意状态; (2)在“工作状态”栏内写明“保持、与J相同、与J相反、计数”之一的状态。 3、用J-K触发器组成D触发器 按图6-3接线,组成D触发器,验证其逻辑功能是否满足Qn+1=D。其中所用的反相器由与非门构成。 4、组成四位二进制加法计数器(1)用J-K触发器组成二进制计数器原理当J-K触发器J=K-1时,具有计数动能。每个J-K触发器可对一位二进制数,用前一位J-K的输出作为后一位J-K的Cp信号,就可构成异步二进制加法(或减法)计数器。表6

8、-3计数器进位和借位的引出  计数类型

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。