vhdl语言与eda实验指导书.docx

vhdl语言与eda实验指导书.docx

ID:48422754

大小:684.74 KB

页数:43页

时间:2019-11-16

vhdl语言与eda实验指导书.docx_第1页
vhdl语言与eda实验指导书.docx_第2页
vhdl语言与eda实验指导书.docx_第3页
vhdl语言与eda实验指导书.docx_第4页
vhdl语言与eda实验指导书.docx_第5页
资源描述:

《vhdl语言与eda实验指导书.docx》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、VHDL语言与EDA实验讲义湖南人文科技学院通信与控制工程系田汉平编第一章GW48EDA/SOPC主系统使用说明第一节GW48教学实验系统原理与使用介绍一、GW48系统使用注意事项(用户必读!!!)a:闲置不用GW48系统时,必须关闭电源,拔下电源插头!!!b:在实验中,当选中某种模式后,要按•下右侧的复位键,以使系统进入该结构模式工作。c:换H标芯片时要特别注意,不耍插反或插错,也不耍带电插拔,确信插对后才能开电源。其它接口都对带电插拔。诘特别注意,尽町能不要随意插拔适配板,及实验系统上的其他芯片。d:使用实验系统前,查阅系统的默认设置ppt文件。二、GW48系统主板结构与使用

2、方法以下将详述GW48系列SOPC/EDA实验开发系统(GW48-PK2、GK、CK)结构与使用方法,对于这3种型号的不同之处将给予单独指出。该系统的实验电路结构是町控的。即可通过控制接口键,使Z改变连接方式以适应不同的实验需要。因I仏从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的控制下,电路结构将发生变化——巫配置。这种''多任务巫配置”设计方案的冃的冇3个:1、适应更多的实验与开发项2、适应更多的PLD公司的器件;3、适应更多的不同封装的FPGA和CPLD器件。系统板面主要部件及其使用方法说明如K(请参看相应的实验板板面)。以下是对GW48系统主板功能块

3、的注释。主板右数第2、3列“目标板插座"信号相同000000PIO61PIO63PIO65PIO67PIO77PIO68PIO70PIO72PIO74PIO7800000000000000CON1CON200+12VVCC000000・12VSELOCLOCK90000000000SEL11.8V3.3VCLOCK50000000000PIO1PIO3SPEAKER000000PIO5PIO480000PIO7PIO460000PIO9PIO440000PIO11PIO420000PIO13PIO400000PIO15PIO380000PIO17PIO360000PIO19PIO

4、340000PIO21PIO320000PIO23PIO300000PIO25PIO280000VCC40PIO263900H标板插堆1TCKTDOTMSPIO60PIO62PIO64PIO66PIO76yO2468O24D•ano5246811111222mSTTDQ2.5QQQQQQQQQQQQGN仏pPPPPPPPPPPPPPIO69PI071PIO73PIO75PIO79GNDCLOCK2CLOCKOPIO49PIO47PIO45PIO43PIO41PIO39PIO37PIO35PIO33PI031PIO29PIO2740目标板插睡2ByteBlast(MV)TCKT

5、DOTDI在线编稅座SELOSEL1TMSnSTAByteBlastIInCSOGND在线編程用DATA0ASDODCLKCONF_DONEnCONFIGFLD何〜LATTICE-'AL1ERA/ATNELFTCA<'CPUkFPGA*auxSLK-'EttWTCK・,CCLK"ra-'TOO⑶Q■re.raxTDCkDOE,gUS⑸〜isranqgTI9/FTCGRAI.ENABLE.(7)pSD>、QnSTATOS^QqTDOTDI0”SDI・、TD“DVTA3TDI<>DMTOPSELOGfflkva>'CMEkGM

6、D^va>'SELKva>VCO-附丧1-1在找塢程坐各引脚与不同PLD公司器件塢程下射妾口说明GNDVCCIOnCE附图1AGW48EDA系统电子设计二次开发信号图(1)"模式选择键”:按动该键能使实验板产生12种不同的实验电路结构。这些结构如第二节的13张实验电路结构图所示。例如选样了“N0.3”图,须按动系统板上此键,竹至数码管“模式指示”数码管显示“3”,于是系统即进入TN0.3图所示的实验电路结构。⑵适配板:这是一块插于主系统板上的忖标芯片适配座。对于不同的FI标芯片可配不同的适配座。可用的冃标芯丿f包括FI前世界十垠大的六家FPGA/CPLD厂商儿乎所冇CPLD、FP

7、GA和所冇ispPAC等模拟EDA器件。第三节的表中已列出多利応片对系统板引脚的对应关系,以利在实验时经常查用O(3)ByteBlasterMV编程配置口:如果要进行独立电子系统开发、应用系统开发、电子设计竞赛等开发实践活动,首先应该将系统板上的口标芯片适配座拔卜,川配登的10芯编程线将“ByteBlasterMV”口和独立系统I谴配板I:的10芯口相接,进行在系统编程(如GWDVP-B板),进行调试测试。“ByteBlasterMV”口自甜不同公司,不同封装的CPLD/FPGA

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。