eda课程设计--频率计

eda课程设计--频率计

ID:25513992

大小:189.50 KB

页数:15页

时间:2018-11-20

eda课程设计--频率计_第1页
eda课程设计--频率计_第2页
eda课程设计--频率计_第3页
eda课程设计--频率计_第4页
eda课程设计--频率计_第5页
资源描述:

《eda课程设计--频率计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、山东建筑大学信息与电气工程学院课程设计说明书目录摘要…………………………………………………………………………………Ⅱ正文………………………………………………………………………………….11.设计目的和要求………………………………………………………………………...…12.设计原理………………………………………………………………………………….…13.设计内容…………………………………………………………………………………….1XV山东建筑大学信息与电气工程学院课程设计说明书摘要此次设计的主要目的是学习掌握频率计

2、的设计方法,掌握动态扫描输出电路的实现方法,学习较复杂的数字系统的设计方法。通过单位时间(1秒)内频率的计数来实现频率的设计。此次设计主要用四位十进制计数器,所以频率计数范围为1~9999Hz。量程有1KHz,1MHz两档,用LED灯指示。且读数大于9999时,频率计处于超量程状态,发出溢出指示,下次量程,量程自动增大一档。读数小时,频率计处于前量程状态,下次测量,量程自动减小一档。然后锁存防止闪烁显示,最后由译码扫描显示电路输出到数码管进行显示输出。并且下载后能够进行仿真频率的计数和静态显示。通过这次的设计

3、能够更清楚的理解VHDL程序的描述语言,进行简单程序的编写和仿真。关键词:EDA技术、频率、四位十进制、仿真、锁存显示XV山东建筑大学信息与电气工程学院课程设计说明书正文1.设计目的和要求(1)设计4位十进制频率计,学习较复杂的数字系统设计方法;(2)用VHDL硬件描述语言进行模块电路的设计;(3)掌握较为复杂的原理图层次化设计,熟悉详细的设计流程。2.设计原理根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1S的输入信号脉冲计数允许的信号;1S计数结束后,计数值被锁入锁存器,计数器清零,为

4、下一测评计数周期做好准备。测频控制信号可以由一个独立的发生器来产生。FTCTRL的计数使能信号CNT_EN能产生一个1S脉宽的周期信号,并对频率计中的4位计数器couter4D的ENABL使能端进行同步控制。当CNT_EN高电平时允许计数;低电平时停止计数,并保持其所计的脉冲数。在停止计数期间,首先需要一个锁存信号LOAD的上升沿将计数器在前一秒钟的计数值锁进锁存器REG4D中,并由外部的十进制7段译码器译出,显示计数值。设置锁存器的好处是数据显示稳定,不会由于周期性的清零信号而不断闪烁。锁存信号后,必须有一

5、清零信号RST_CNT对计数器进行清零,为下一秒的技术操作做准备。3.设计内容3.1模块划分四位十进制频率计四位锁存器测频控制电路四位计数器十进制加法计数器XV山东建筑大学信息与电气工程学院课程设计说明书设计一个四位十进制频率计,首先需要一个测频控制电路来产生一个脉宽为1S的输入信号脉冲计数允许的信号;然后需要一个4位计数器进行计数,由于我们设计的是四位的十进制的频率计,所以还需要用4个十进制的加法计数器来构成所需要的计数器;在技计数完成之后还需要一个锁存器将计数值进行锁存,从而使显示的数值稳定。3.2四位计

6、数器设计(1)输入完整的VHDL语言描述,具体描述如下。LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYCNT4BISPORT(CLK:INSTD_LOGIC;RST:INSTD_LOGIC;ENA:INSTD_LOGIC;OUTY:OUTSTD_LOGIC_VECTOR(3DOWNTO0);COUT:OUTSTD_LOGIC);ENDCNT4B;ARCHITECTUREbehavOFCNT4BISSIGN

7、ALCQI:STD_LOGIC_VECTOR(3DOWNTO0);BEGINP_REG:PROCESS(CLK,RST,ENA)BEGINIFRST='1'THENCQI<="0000";ELSIFCLK'EVENTANDCLK='1'THENIFENA='1'THENCQI<=CQI+1;ENDIF;ENDIF;OUTY<=CQI;ENDPROCESSP_REG;--进位输出COUT<=CQI(0)ANDCQI(1)ANDCQI(2)ANDCQI(3);ENDbehav;(2)模块图形符号及逻辑功能描述如图

8、1所示。XV山东建筑大学信息与电气工程学院课程设计说明书图1四位计数器结构体(3)仿真结果及分析,结果如图2所示。图2四位计数器仿真波形分析:对照波形进行分析,结果正确说明设计无误。3.3测频控制器的设计(1)输入完整的VHDL语言描述,具体描述如下。LIBRARYIEEE;--测频控制器USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.AL

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。